PR22069, Several instances of register accidentally spelled as regsiter
authorAlan Modra <amodra@gmail.com>
Wed, 9 May 2018 06:20:29 +0000 (15:50 +0930)
committerAlan Modra <amodra@gmail.com>
Wed, 9 May 2018 06:25:28 +0000 (15:55 +0930)
PR 22069
binutils/
* od-macho.c (dump_unwind_encoding_x86): Adjust for macro renaming.
cpu/ChangeLog
* or1kcommon.cpu (spr-reg-info): Typo fix.
include/ChangeLog
* mach-o/unwind.h (MACH_O_UNWIND_X86_64_RBP_FRAME_REGISTERS):
Rename from MACH_O_UNWIND_X86_64_RBP_FRAME_REGSITERS.
(MACH_O_UNWIND_X86_EBP_FRAME_REGISTERS): Rename from
MACH_O_UNWIND_X86_EBP_FRAME_REGSITERS.
opcodes/ChangeLog
* cr16-opc.c (cr16_instruction): Comment typo fix.
* hppa-dis.c (print_insn_hppa): Likewise.
sim/ppc/ChangeLog
* e500_registers.h: Comment typo fix.
* ppc-instructions (ppc_insn_mfcr): Likewise.

12 files changed:
binutils/ChangeLog
binutils/od-macho.c
cpu/ChangeLog
cpu/or1kcommon.cpu
include/ChangeLog
include/mach-o/unwind.h
opcodes/ChangeLog
opcodes/cr16-opc.c
opcodes/hppa-dis.c
sim/ppc/ChangeLog
sim/ppc/e500_registers.h
sim/ppc/ppc-instructions

index d2d25532db41bff8427c92eab5423ee0b71de1ef..4cc4cba3dd8945fa88492ec487f88b21bc4bb27b 100644 (file)
@@ -1,3 +1,7 @@
+2018-05-09  Sebastian Rasmussen  <sebras@gmail.com>
+
+       * od-macho.c (dump_unwind_encoding_x86): Adjust for macro renaming.
+
 2018-05-08  Alan Modra  <amodra@gmail.com>
 
        PR 23141
index fb2ed70dd6a923eaca48bd17fbecffb49bf7d0cf..b0c39b3956081c55c64f2d764b4fb9522d431dc8 100644 (file)
@@ -1688,7 +1688,7 @@ dump_unwind_encoding_x86 (unsigned int encoding, unsigned int sz,
        unsigned int regs;
        char pfx = sz == 8 ? 'R' : 'E';
 
-       regs = encoding & MACH_O_UNWIND_X86_64_RBP_FRAME_REGSITERS;
+       regs = encoding & MACH_O_UNWIND_X86_64_RBP_FRAME_REGISTERS
        printf (" %cSP frame", pfx);
        if (regs != 0)
          {
index 5581d87ea11f7145d29c8449d22e4b62ad0e734e..affb4d70e078dbb2af6c42f35e633eadd168e69e 100644 (file)
@@ -1,3 +1,7 @@
+2018-05-09  Sebastian Rasmussen  <sebras@gmail.com>
+
+       * or1kcommon.cpu (spr-reg-info): Typo fix.
+
 2018-03-03  Alan Modra  <amodra@gmail.com>
 
        * frv.opc: Include opintl.h.
index ced70c35099f1938629ab7682ec10c44d1ca7b6f..86d440c3850d3f916eb4095ec103e71cccb44a56 100644 (file)
    (SYS DCFGR    #x007 "Debug configuration register")
    (SYS PCCFGR   #x008 "Performance counters configuration register")
    (SYS NPC      #x010 "Next program counter")
-   (SYS SR       #x011 "Supervision Regsiter")
+   (SYS SR       #x011 "Supervision Register")
    (SYS PPC      #x012 "Previous program counter")
    (SYS FPCSR    #x014 "Floating point control status register")
    (.unsplice
index 5dceeb15acbe44d172b5945e5e78768ca48a440e..3e74a7679f6369b34f2bdd3e4e0cf09cbca593ce 100644 (file)
@@ -1,3 +1,10 @@
+2018-05-09  Sebastian Rasmussen  <sebras@gmail.com>
+
+       * mach-o/unwind.h (MACH_O_UNWIND_X86_64_RBP_FRAME_REGISTERS):
+       Rename from MACH_O_UNWIND_X86_64_RBP_FRAME_REGSITERS.
+       (MACH_O_UNWIND_X86_EBP_FRAME_REGISTERS): Rename from
+       MACH_O_UNWIND_X86_EBP_FRAME_REGSITERS.
+
 2018-05-08  Jim Wilson  <jimw@sifive.com>
 
        * opcode/riscv-opc.h (MATCH_C_SRLI64, MASK_C_SRLI64): New.
index da64c16eaffae017c53e47b6fd462f344da95480..d95dc987106227b4586f329926fa453d6b9e0b65 100644 (file)
@@ -37,7 +37,7 @@
    %rbp-2040 (offset is encoded in offset bits * 8).  Registers saved are
    encoded in registers bits, 3 bits per register.  */
 #define MACH_O_UNWIND_X86_64_MODE_RBP_FRAME  0x01000000
-#define  MACH_O_UNWIND_X86_64_RBP_FRAME_REGSITERS 0x00007FFF
+#define  MACH_O_UNWIND_X86_64_RBP_FRAME_REGISTERS 0x00007FFF
 #define  MACH_O_UNWIND_X86_64_RBP_FRAME_OFFSET    0x00FF0000
 
 /* Frameless function, with a small stack size.  */
@@ -75,7 +75,7 @@
    %ebp-240 (offset is encoded in offset bits * 4).  Registers saved are
    encoded in registers bits, 3 bits per register.  */
 #define MACH_O_UNWIND_X86_MODE_EBP_FRAME  0x01000000
-#define  MACH_O_UNWIND_X86_EBP_FRAME_REGSITERS 0x00007FFF
+#define  MACH_O_UNWIND_X86_EBP_FRAME_REGISTERS 0x00007FFF
 #define  MACH_O_UNWIND_X86_EBP_FRAME_OFFSET    0x00FF0000
 
 /* Frameless function, with a small stack size.  */
index 277bfb1b0dba6004b31ac97df84b317036ad3a28..4dfd5011a9e1808d3083258d3b3d0b34d54a664d 100644 (file)
@@ -1,3 +1,8 @@
+2018-05-09  Sebastian Rasmussen  <sebras@gmail.com>
+
+       * cr16-opc.c (cr16_instruction): Comment typo fix.
+       * hppa-dis.c (print_insn_hppa): Likewise.
+
 2018-05-08  Jim Wilson  <jimw@sifive.com>
 
        * riscv-opc.c (match_c_slli, match_slli_as_c_slli): New.
index 18753792230ef8714e0da4c7e8e70ab2c82fa429..b477dbe92698fb7e4de76ebf13abc611c3c3f117 100644 (file)
@@ -276,7 +276,7 @@ const inst cr16_instruction[] =
   {"storm",  1, 0x16, 19, NO_TYPE_INS | REG_LIST, {{uimm3_1,16}}},
   {"stormp", 1, 0x17, 19, NO_TYPE_INS | REG_LIST, {{uimm3_1,16}}},
 
- /* Processor Regsiter Manipulation instructions  */
+ /* Processor Register Manipulation instructions  */
   /* opc16 reg, preg */
   {"lpr",  2, 0x00140, 12, NO_TYPE_INS, {{regr,0}, {pregr,4}}},
   /* opc16 regp, pregp */
index 48003dcb33dadb6bcbc185ffb9276543517a53c5..3658eec331b33228e5628949a6c00d012916f3a7 100644 (file)
@@ -425,7 +425,7 @@ print_insn_hppa (bfd_vma memaddr, disassemble_info *info)
                        fput_fp_reg (GET_FIELD (insn, 6, 10), info);
                      break;
 
-                     /* 'fA' will not generate a space before the regsiter
+                     /* 'fA' will not generate a space before the register
                         name.  Normally that is fine.  Except that it
                         causes problems with xmpyu which has no FP format
                         completer.  */
index 9573e7ba0489dfcc3e92e8fac15f3b85fe1fa5ff..8ecdab8a7773c2fca1aae6e2681ef8b5017501a4 100644 (file)
@@ -1,3 +1,8 @@
+2018-05-09  Sebastian Rasmussen  <sebras@gmail.com>
+
+       * e500_registers.h: Comment typo fix.
+       * ppc-instructions (ppc_insn_mfcr): Likewise.
+
 2017-09-05  John Baldwin  <jhb@FreeBSD.org>
 
        PR sim/20863
index c06a88fee08aaa05a20a0f14e29288c82681f28d..ee586350fbd28efaadbb3871980dfdb900f48108 100644 (file)
@@ -28,7 +28,7 @@ enum {
   msr_e500_spu_enable = BIT(38)
 };
 
-/* E500 regsiters.  */
+/* E500 registers.  */
 
 enum
   {
index 5e6d21df561d7cccf704628a783fefcd8645b893..9f9773477f772e72577ce3527ee3a6a4c1ee46e1 100644 (file)
@@ -734,7 +734,7 @@ void::model-function::ppc_insn_to_spr:itable_index index, model_data *model_ptr,
        busy_ptr->nr_writebacks = 1;
        TRACE(trace_model,("Making register %s busy.\n", spr_name(nSPR)));
 
-# Schedule a MFCR instruction that moves the CR into an integer regsiter
+# Schedule a MFCR instruction that moves the CR into an integer register
 void::model-function::ppc_insn_mfcr:itable_index index, model_data *model_ptr, unsigned32 int_mask
        const unsigned32 cr_mask = 0xff;
        model_busy *busy_ptr;