Merge pull request #3310 from robinsonb5-PRs/master
[yosys.git] / tests / asicworld /
drwxr-xr-x   ..
-rw-r--r-- 12 .gitignore
-rw-r--r-- 59 README
-rw-r--r-- 1163 code_hdl_models_GrayCounter.v
-rw-r--r-- 3812 code_hdl_models_arbiter.v
-rw-r--r-- 1024 code_hdl_models_arbiter_tb.v
-rw-r--r-- 1727 code_hdl_models_cam.v
-rw-r--r-- 986 code_hdl_models_clk_div.v
-rw-r--r-- 1437 code_hdl_models_clk_div_45.v
-rw-r--r-- 349 code_hdl_models_d_ff_gates.v
-rw-r--r-- 182 code_hdl_models_d_latch_gates.v
-rw-r--r-- 203 code_hdl_models_decoder_2to4_gates.v
-rw-r--r-- 582 code_hdl_models_decoder_using_assign.v
-rw-r--r-- 1214 code_hdl_models_decoder_using_case.v
-rw-r--r-- 733 code_hdl_models_dff_async_reset.v
-rw-r--r-- 711 code_hdl_models_dff_sync_reset.v
-rw-r--r-- 130 code_hdl_models_encoder_4to2_gates.v
-rw-r--r-- 1145 code_hdl_models_encoder_using_case.v
-rw-r--r-- 1780 code_hdl_models_encoder_using_if.v
-rw-r--r-- 495 code_hdl_models_full_adder_gates.v
-rw-r--r-- 575 code_hdl_models_full_subtracter_gates.v
-rw-r--r-- 999 code_hdl_models_gray_counter.v
-rw-r--r-- 378 code_hdl_models_half_adder_gates.v
-rw-r--r-- 965 code_hdl_models_lfsr.v
-rw-r--r-- 790 code_hdl_models_lfsr_updown.v
-rw-r--r-- 456 code_hdl_models_mux_2to1_gates.v
-rw-r--r-- 698 code_hdl_models_mux_using_assign.v
-rw-r--r-- 775 code_hdl_models_mux_using_case.v
-rw-r--r-- 783 code_hdl_models_mux_using_if.v
-rw-r--r-- 813 code_hdl_models_one_hot_cnt.v
-rw-r--r-- 1675 code_hdl_models_parallel_crc.v
-rw-r--r-- 644 code_hdl_models_parity_using_assign.v
-rw-r--r-- 457 code_hdl_models_parity_using_bitwise.v
-rw-r--r-- 731 code_hdl_models_parity_using_function.v
-rw-r--r-- 1350 code_hdl_models_pri_encoder_using_assign.v
-rw-r--r-- 890 code_hdl_models_rom_using_case.v
-rw-r--r-- 1297 code_hdl_models_serial_crc.v
-rw-r--r-- 733 code_hdl_models_tff_async_reset.v
-rw-r--r-- 712 code_hdl_models_tff_sync_reset.v
-rw-r--r-- 3829 code_hdl_models_uart.v
-rw-r--r-- 718 code_hdl_models_up_counter.v
-rw-r--r-- 891 code_hdl_models_up_counter_load.v
-rw-r--r-- 804 code_hdl_models_up_down_counter.v
-rw-r--r-- 2281 code_specman_switch_fabric.v
-rw-r--r-- 285 code_tidbits_asyn_reset.v
-rw-r--r-- 158 code_tidbits_blocking.v
-rw-r--r-- 2715 code_tidbits_fsm_using_always.v
-rw-r--r-- 2874 code_tidbits_fsm_using_function.v
-rw-r--r-- 2025 code_tidbits_fsm_using_single_always.v
-rw-r--r-- 165 code_tidbits_nonblocking.v
-rw-r--r-- 134 code_tidbits_reg_combo_example.v
-rw-r--r-- 217 code_tidbits_reg_seq_example.v
-rw-r--r-- 262 code_tidbits_syn_reset.v
-rw-r--r-- 106 code_tidbits_wire_example.v
-rw-r--r-- 382 code_verilog_tutorial_addbit.v
-rw-r--r-- 175 code_verilog_tutorial_always_example.v
-rw-r--r-- 141 code_verilog_tutorial_bus_con.v
-rw-r--r-- 364 code_verilog_tutorial_comment.v
-rw-r--r-- 502 code_verilog_tutorial_counter.v
-rw-r--r-- 2547 code_verilog_tutorial_counter_tb.v
-rw-r--r-- 185 code_verilog_tutorial_d_ff.v
-rw-r--r-- 387 code_verilog_tutorial_decoder.v
-rw-r--r-- 389 code_verilog_tutorial_decoder_always.v
-rw-r--r-- 259 code_verilog_tutorial_escape_id.v
-rw-r--r-- 472 code_verilog_tutorial_explicit.v
-rw-r--r-- 1640 code_verilog_tutorial_first_counter.v
-rw-r--r-- 814 code_verilog_tutorial_first_counter_tb.v
-rw-r--r-- 205 code_verilog_tutorial_flip_flop.v
-rw-r--r-- 2994 code_verilog_tutorial_fsm_full.v
-rw-r--r-- 1187 code_verilog_tutorial_fsm_full_tb.v
-rw-r--r-- 345 code_verilog_tutorial_good_code.v
-rw-r--r-- 146 code_verilog_tutorial_if_else.v
-rw-r--r-- 161 code_verilog_tutorial_multiply.v
-rw-r--r-- 150 code_verilog_tutorial_mux_21.v
-rw-r--r-- 290 code_verilog_tutorial_n_out_primitive.v
-rw-r--r-- 473 code_verilog_tutorial_parallel_if.v
-rw-r--r-- 944 code_verilog_tutorial_parity.v
-rw-r--r-- 132 code_verilog_tutorial_simple_function.v
-rw-r--r-- 126 code_verilog_tutorial_simple_if.v
-rw-r--r-- 143 code_verilog_tutorial_task_global.v
-rw-r--r-- 126 code_verilog_tutorial_tri_buf.v
-rw-r--r-- 520 code_verilog_tutorial_v2k_reg.v
-rw-r--r-- 154 code_verilog_tutorial_which_clock.v
-rwxr-xr-x 311 run-test.sh
-rw-r--r-- 1625 xfirrtl