(no commit message)
authorlkcl <lkcl@web>
Wed, 19 Jun 2019 19:16:21 +0000 (20:16 +0100)
committerIkiWiki <ikiwiki.info>
Wed, 19 Jun 2019 19:16:21 +0000 (20:16 +0100)
simple_v_extension/specification.mdwn

index 6e4e0633162da9f13b0e95b683f6c9dbf9a2be66..3a705a90f985b7dfd70289a4ff70b1483140bfde 100644 (file)
@@ -2245,16 +2245,16 @@ of the RISC-V ISA, is as follows:
 
 VL/MAXVL/SubVL Block:
 
-| 15   | 14:12 | 11:6   | 5:0     |
-| -    | ----- | ------ | ------- |
-| rsvd | SubVL | MAXVL  | VLEN    |
+| 31-30 | 29:28 | 27:22  | 21:16   |
+| -     | ----- | ------ | ------- |
+| rsvd  | SubVL | MAXVL  | VLEN    |
 
 Reminder of the variable-length format from Section 1.5 of the RISC-V ISA:
 
-| base+4 ..  base+2         | base             | number of bits             |
-| ------------------------- | ---------------- | -------------------------- |
-| ..xxxx   xxxxxxxxxxxxxxxx | xnnnxxxxx1111111 | (80+16\*nnn)-bit, nnn!=111 |
-| {ops}{Pred}{Reg}{VL}      | SV Prefix        |                            |
+| base+4 | base+2         | base             | number of bits             |
+| ------ | ------------------- | ---------------- | -------------------------- |
+| ..xxxx | xxxxxxxxxxxxxxxx | xnnnxxxxx1111111 | (80+16\*nnn)-bit, nnn!=111 |
+| {ops}{Pred}{Reg}  | VL Block     | SV Prefix        |                            |
 
 Notes: