(no commit message)
authorcolepoirier@1ec9c8c87c85f09e4718cd80e0605065e33975f0 <colepoirier@1ec9c8c87c85f09e4718cd80e0605065e33975f0@web>
Tue, 28 Jul 2020 20:25:15 +0000 (21:25 +0100)
committerIkiWiki <ikiwiki.info>
Tue, 28 Jul 2020 20:25:15 +0000 (21:25 +0100)
3d_gpu/architecture/memory_and_cache.mdwn

index 6816a9aeae79a33f0066ec1cac15130e2019f79e..a6a9546d5739dab217066f0b38e7c8bff8a698fe 100644 (file)
@@ -10,7 +10,7 @@ Walkthrough video: <https://youtu.be/6Yiyw4abJpE>
 
 Basic diagram:
 
-[[!img 180nm_single_core_test_asic_memlayout_F1.svg size="1063x"]]
+[[!img 180nm_single_core_test_asic_memlayout_F1.svg size="825x"]]
 
 * Eight LD/ST Function Units with 2 ports each (one for aligned,
   one for misaligned), each connecting to one of a pair of L0