(no commit message)
authorlkcl <lkcl@web>
Fri, 9 Mar 2018 05:15:12 +0000 (05:15 +0000)
committerIkiWiki <ikiwiki.info>
Fri, 9 Mar 2018 05:15:12 +0000 (05:15 +0000)
shakti/m_class/pinmux.mdwn

index 0258c57095a8c6d3ad46d543878c85bcd3eab632..34178ce4e9b9ee36f6d52e5806f0bac5010d4c2f 100644 (file)
@@ -19,7 +19,8 @@ that of ALL major well-known embedded SoCs from ST Micro, Cypress,
 Texas Instruments, NXP, Rockchip, Allwinner and many many others".
 
 * Number of wires shall be minimised especially in cases where
-  outputs need to change characteristics of the IO pad (puen, oe)
+  the IO pad (puen, oe) need to change under the control of the
+  function (not the GPIO registers).
 * There shall be no short-circuits created by multiple input
   pins trying to drive the same input function
 * The IO pad shall have pull-up enable, pull-down enable, variable