(no commit message)
authorlkcl <lkcl@web>
Fri, 11 Feb 2022 13:28:59 +0000 (13:28 +0000)
committerIkiWiki <ikiwiki.info>
Fri, 11 Feb 2022 13:28:59 +0000 (13:28 +0000)
HDL_workflow/ECP5_FPGA.mdwn

index 07b1380b692925eec23894e479914ab4a634ab0b..c66a02366360454e59a588722c34286f7aac2b80 100644 (file)
@@ -1,5 +1,16 @@
 # ULX3S JTAG Connection with ft232r
 
+Note: this page is for connecting a *secondary* JTAG connection to
+the Libre-SOC Core, in order to test the actual HDL implementation
+of JTAG.  "Normal" JTAG documentation instructs you how to connect
+to the **FPGA** hard-macro JTAG port (in some fashion).  Whilst the
+FPGA has a JTAG port as a hard-macro these instructions do **not**
+apply to that: they apply **specifically** to actual implementation
+in HDL of a JTAG TAP interface suitable for deployment on an ASIC,
+and, consequently, in order to test that, four GPIO pads had to be
+picked to bring those signals out.  These instructions describe how
+to correctly wire up an FT232r to connect to those four GPIO pads.
+
 Cross referenced with:
 
 <https://bugs.libre-soc.org/show_bug.cgi?id=517>