sim/bpf: desCGENization of the BPF simulator
authorJose E. Marchesi <jose.marchesi@oracle.com>
Mon, 17 Jul 2023 16:35:22 +0000 (18:35 +0200)
committerJose E. Marchesi <jose.marchesi@oracle.com>
Fri, 21 Jul 2023 10:40:50 +0000 (12:40 +0200)
The BPF port in binutils has been rewritten (commit
d218e7fedc74d67837d2134120917f4ac877454c) in order to not be longer
based on CGEN.  Please see that commit log for more information.

This patch updates the BPF simulator accordingly.  The new
implementation is much simpler and it is based on the new BPF opcodes.

Tested with target bpf-unknown-none with both 64-bit little-endian
host and 32-bit little-endian host.

Note that I have not tested in a big-endian host yet.  I will do so
once this lands upstream so I can use the GCC compiler farm.

28 files changed:
sim/Makefile.in
sim/bpf/arch.c [deleted file]
sim/bpf/arch.h [deleted file]
sim/bpf/bpf-helpers.c [deleted file]
sim/bpf/bpf-helpers.def [deleted file]
sim/bpf/bpf-helpers.h [deleted file]
sim/bpf/bpf-sim.c [new file with mode: 0644]
sim/bpf/bpf-sim.h
sim/bpf/bpf.c [deleted file]
sim/bpf/cpu.c [deleted file]
sim/bpf/cpu.h [deleted file]
sim/bpf/cpuall.h [deleted file]
sim/bpf/decode-be.c [deleted file]
sim/bpf/decode-be.h [deleted file]
sim/bpf/decode-le.c [deleted file]
sim/bpf/decode-le.h [deleted file]
sim/bpf/decode.h [deleted file]
sim/bpf/defs-be.h [deleted file]
sim/bpf/defs-le.h [deleted file]
sim/bpf/eng.h [deleted file]
sim/bpf/local.mk
sim/bpf/mloop.in [deleted file]
sim/bpf/sem-be.c [deleted file]
sim/bpf/sem-le.c [deleted file]
sim/bpf/sim-if.c [deleted file]
sim/bpf/sim-main.h
sim/testsuite/bpf/alu.s
sim/testsuite/bpf/alu32.s

index e46f3e8de05e452b3487d8292bdf843d6aac2648..9e03dcbbc3aa71d811ea7909b824aed70a2c6e4b 100644 (file)
@@ -146,76 +146,71 @@ TESTS = testsuite/common/bits32m0$(EXEEXT) \
 @SIM_ENABLE_ARCH_bfin_TRUE@am__append_10 = bfin/run
 @SIM_ENABLE_ARCH_bpf_TRUE@am__append_11 = bpf/libsim.a
 @SIM_ENABLE_ARCH_bpf_TRUE@am__append_12 = bpf/run
-@SIM_ENABLE_ARCH_bpf_TRUE@am__append_13 = \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/eng-le.h \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/eng-be.h
-
-@SIM_ENABLE_ARCH_bpf_TRUE@am__append_14 = $(bpf_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_cr16_TRUE@am__append_15 = cr16/libsim.a
-@SIM_ENABLE_ARCH_cr16_TRUE@am__append_16 = cr16/run
-@SIM_ENABLE_ARCH_cr16_TRUE@am__append_17 = cr16/simops.h
-@SIM_ENABLE_ARCH_cr16_TRUE@am__append_18 = cr16/gencode
-@SIM_ENABLE_ARCH_cr16_TRUE@am__append_19 = $(cr16_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_cris_TRUE@am__append_20 = cris/libsim.a
-@SIM_ENABLE_ARCH_cris_TRUE@am__append_21 = cris/run
-@SIM_ENABLE_ARCH_cris_TRUE@am__append_22 = cris/rvdummy
-@SIM_ENABLE_ARCH_cris_TRUE@am__append_23 = \
+@SIM_ENABLE_ARCH_cr16_TRUE@am__append_13 = cr16/libsim.a
+@SIM_ENABLE_ARCH_cr16_TRUE@am__append_14 = cr16/run
+@SIM_ENABLE_ARCH_cr16_TRUE@am__append_15 = cr16/simops.h
+@SIM_ENABLE_ARCH_cr16_TRUE@am__append_16 = cr16/gencode
+@SIM_ENABLE_ARCH_cr16_TRUE@am__append_17 = $(cr16_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_cris_TRUE@am__append_18 = cris/libsim.a
+@SIM_ENABLE_ARCH_cris_TRUE@am__append_19 = cris/run
+@SIM_ENABLE_ARCH_cris_TRUE@am__append_20 = cris/rvdummy
+@SIM_ENABLE_ARCH_cris_TRUE@am__append_21 = \
 @SIM_ENABLE_ARCH_cris_TRUE@    cris/engv10.h \
 @SIM_ENABLE_ARCH_cris_TRUE@    cris/engv32.h
 
-@SIM_ENABLE_ARCH_cris_TRUE@am__append_24 = $(cris_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_d10v_TRUE@am__append_25 = d10v/libsim.a
-@SIM_ENABLE_ARCH_d10v_TRUE@am__append_26 = d10v/run
-@SIM_ENABLE_ARCH_d10v_TRUE@am__append_27 = d10v/simops.h
-@SIM_ENABLE_ARCH_d10v_TRUE@am__append_28 = d10v/gencode
-@SIM_ENABLE_ARCH_d10v_TRUE@am__append_29 = $(d10v_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_erc32_TRUE@am__append_30 = erc32/libsim.a
-@SIM_ENABLE_ARCH_erc32_TRUE@am__append_31 = erc32/run erc32/sis
-@SIM_ENABLE_ARCH_erc32_TRUE@am__append_32 = sim-%D-install-exec-local
-@SIM_ENABLE_ARCH_erc32_TRUE@am__append_33 = sim-erc32-uninstall-local
-@SIM_ENABLE_ARCH_examples_TRUE@am__append_34 = example-synacor/libsim.a
-@SIM_ENABLE_ARCH_examples_TRUE@am__append_35 = example-synacor/run
-@SIM_ENABLE_ARCH_frv_TRUE@am__append_36 = frv/libsim.a
-@SIM_ENABLE_ARCH_frv_TRUE@am__append_37 = frv/run
-@SIM_ENABLE_ARCH_frv_TRUE@am__append_38 = frv/eng.h
-@SIM_ENABLE_ARCH_frv_TRUE@am__append_39 = $(frv_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_ft32_TRUE@am__append_40 = ft32/libsim.a
-@SIM_ENABLE_ARCH_ft32_TRUE@am__append_41 = ft32/run
-@SIM_ENABLE_ARCH_h8300_TRUE@am__append_42 = h8300/libsim.a
-@SIM_ENABLE_ARCH_h8300_TRUE@am__append_43 = h8300/run
-@SIM_ENABLE_ARCH_iq2000_TRUE@am__append_44 = iq2000/libsim.a
-@SIM_ENABLE_ARCH_iq2000_TRUE@am__append_45 = iq2000/run
-@SIM_ENABLE_ARCH_iq2000_TRUE@am__append_46 = iq2000/eng.h
-@SIM_ENABLE_ARCH_iq2000_TRUE@am__append_47 = $(iq2000_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_lm32_TRUE@am__append_48 = lm32/libsim.a
-@SIM_ENABLE_ARCH_lm32_TRUE@am__append_49 = lm32/run
-@SIM_ENABLE_ARCH_lm32_TRUE@am__append_50 = lm32/eng.h
-@SIM_ENABLE_ARCH_lm32_TRUE@am__append_51 = $(lm32_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_m32c_TRUE@am__append_52 = m32c/libsim.a
-@SIM_ENABLE_ARCH_m32c_TRUE@am__append_53 = m32c/run
-@SIM_ENABLE_ARCH_m32c_TRUE@am__append_54 = m32c/opc2c
-@SIM_ENABLE_ARCH_m32c_TRUE@am__append_55 = \
+@SIM_ENABLE_ARCH_cris_TRUE@am__append_22 = $(cris_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_d10v_TRUE@am__append_23 = d10v/libsim.a
+@SIM_ENABLE_ARCH_d10v_TRUE@am__append_24 = d10v/run
+@SIM_ENABLE_ARCH_d10v_TRUE@am__append_25 = d10v/simops.h
+@SIM_ENABLE_ARCH_d10v_TRUE@am__append_26 = d10v/gencode
+@SIM_ENABLE_ARCH_d10v_TRUE@am__append_27 = $(d10v_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_erc32_TRUE@am__append_28 = erc32/libsim.a
+@SIM_ENABLE_ARCH_erc32_TRUE@am__append_29 = erc32/run erc32/sis
+@SIM_ENABLE_ARCH_erc32_TRUE@am__append_30 = sim-%D-install-exec-local
+@SIM_ENABLE_ARCH_erc32_TRUE@am__append_31 = sim-erc32-uninstall-local
+@SIM_ENABLE_ARCH_examples_TRUE@am__append_32 = example-synacor/libsim.a
+@SIM_ENABLE_ARCH_examples_TRUE@am__append_33 = example-synacor/run
+@SIM_ENABLE_ARCH_frv_TRUE@am__append_34 = frv/libsim.a
+@SIM_ENABLE_ARCH_frv_TRUE@am__append_35 = frv/run
+@SIM_ENABLE_ARCH_frv_TRUE@am__append_36 = frv/eng.h
+@SIM_ENABLE_ARCH_frv_TRUE@am__append_37 = $(frv_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_ft32_TRUE@am__append_38 = ft32/libsim.a
+@SIM_ENABLE_ARCH_ft32_TRUE@am__append_39 = ft32/run
+@SIM_ENABLE_ARCH_h8300_TRUE@am__append_40 = h8300/libsim.a
+@SIM_ENABLE_ARCH_h8300_TRUE@am__append_41 = h8300/run
+@SIM_ENABLE_ARCH_iq2000_TRUE@am__append_42 = iq2000/libsim.a
+@SIM_ENABLE_ARCH_iq2000_TRUE@am__append_43 = iq2000/run
+@SIM_ENABLE_ARCH_iq2000_TRUE@am__append_44 = iq2000/eng.h
+@SIM_ENABLE_ARCH_iq2000_TRUE@am__append_45 = $(iq2000_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_lm32_TRUE@am__append_46 = lm32/libsim.a
+@SIM_ENABLE_ARCH_lm32_TRUE@am__append_47 = lm32/run
+@SIM_ENABLE_ARCH_lm32_TRUE@am__append_48 = lm32/eng.h
+@SIM_ENABLE_ARCH_lm32_TRUE@am__append_49 = $(lm32_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_m32c_TRUE@am__append_50 = m32c/libsim.a
+@SIM_ENABLE_ARCH_m32c_TRUE@am__append_51 = m32c/run
+@SIM_ENABLE_ARCH_m32c_TRUE@am__append_52 = m32c/opc2c
+@SIM_ENABLE_ARCH_m32c_TRUE@am__append_53 = \
 @SIM_ENABLE_ARCH_m32c_TRUE@    $(m32c_BUILD_OUTPUTS) \
 @SIM_ENABLE_ARCH_m32c_TRUE@    m32c/m32c.c.log \
 @SIM_ENABLE_ARCH_m32c_TRUE@    m32c/r8c.c.log
 
-@SIM_ENABLE_ARCH_m32r_TRUE@am__append_56 = m32r/libsim.a
-@SIM_ENABLE_ARCH_m32r_TRUE@am__append_57 = m32r/run
-@SIM_ENABLE_ARCH_m32r_TRUE@am__append_58 = \
+@SIM_ENABLE_ARCH_m32r_TRUE@am__append_54 = m32r/libsim.a
+@SIM_ENABLE_ARCH_m32r_TRUE@am__append_55 = m32r/run
+@SIM_ENABLE_ARCH_m32r_TRUE@am__append_56 = \
 @SIM_ENABLE_ARCH_m32r_TRUE@    m32r/eng.h \
 @SIM_ENABLE_ARCH_m32r_TRUE@    m32r/engx.h \
 @SIM_ENABLE_ARCH_m32r_TRUE@    m32r/eng2.h
 
-@SIM_ENABLE_ARCH_m32r_TRUE@am__append_59 = $(m32r_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_m68hc11_TRUE@am__append_60 = m68hc11/libsim.a
-@SIM_ENABLE_ARCH_m68hc11_TRUE@am__append_61 = m68hc11/run
-@SIM_ENABLE_ARCH_m68hc11_TRUE@am__append_62 = m68hc11/gencode
-@SIM_ENABLE_ARCH_m68hc11_TRUE@am__append_63 = $(m68hc11_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_mcore_TRUE@am__append_64 = mcore/libsim.a
-@SIM_ENABLE_ARCH_mcore_TRUE@am__append_65 = mcore/run
-@SIM_ENABLE_ARCH_microblaze_TRUE@am__append_66 = microblaze/libsim.a
-@SIM_ENABLE_ARCH_microblaze_TRUE@am__append_67 = microblaze/run
-@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_SINGLE_TRUE@am__append_68 = \
+@SIM_ENABLE_ARCH_m32r_TRUE@am__append_57 = $(m32r_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_m68hc11_TRUE@am__append_58 = m68hc11/libsim.a
+@SIM_ENABLE_ARCH_m68hc11_TRUE@am__append_59 = m68hc11/run
+@SIM_ENABLE_ARCH_m68hc11_TRUE@am__append_60 = m68hc11/gencode
+@SIM_ENABLE_ARCH_m68hc11_TRUE@am__append_61 = $(m68hc11_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_mcore_TRUE@am__append_62 = mcore/libsim.a
+@SIM_ENABLE_ARCH_mcore_TRUE@am__append_63 = mcore/run
+@SIM_ENABLE_ARCH_microblaze_TRUE@am__append_64 = microblaze/libsim.a
+@SIM_ENABLE_ARCH_microblaze_TRUE@am__append_65 = microblaze/run
+@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_SINGLE_TRUE@am__append_66 = \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_SINGLE_TRUE@     mips/support.o \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_SINGLE_TRUE@     mips/itable.o \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_SINGLE_TRUE@     mips/semantics.o \
@@ -224,7 +219,7 @@ TESTS = testsuite/common/bits32m0$(EXEEXT) \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_SINGLE_TRUE@     mips/engine.o \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_SINGLE_TRUE@     mips/irun.o
 
-@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@am__append_69 = \
+@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@am__append_67 = \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@        mips/m16_support.o \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@        mips/m16_semantics.o \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@        mips/m16_idecode.o \
@@ -238,35 +233,35 @@ TESTS = testsuite/common/bits32m0$(EXEEXT) \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@        mips/itable.o \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@        mips/m16run.o
 
-@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@am__append_70 = \
+@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@am__append_68 = \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@      $(SIM_MIPS_MULTI_OBJ) \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@      mips/itable.o \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@      mips/multi-run.o
 
-@SIM_ENABLE_ARCH_mips_TRUE@am__append_71 = mips/libsim.a
-@SIM_ENABLE_ARCH_mips_TRUE@am__append_72 = mips/run
-@SIM_ENABLE_ARCH_mips_TRUE@am__append_73 = mips/itable.h \
+@SIM_ENABLE_ARCH_mips_TRUE@am__append_69 = mips/libsim.a
+@SIM_ENABLE_ARCH_mips_TRUE@am__append_70 = mips/run
+@SIM_ENABLE_ARCH_mips_TRUE@am__append_71 = mips/itable.h \
 @SIM_ENABLE_ARCH_mips_TRUE@    $(SIM_MIPS_MULTI_SRC)
-@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_SINGLE_TRUE@am__append_74 = \
+@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_SINGLE_TRUE@am__append_72 = \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_SINGLE_TRUE@     $(mips_BUILT_SRC_FROM_GEN_MODE_SINGLE) \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_SINGLE_TRUE@     mips/stamp-gen-mode-single
 
-@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@am__append_75 = \
+@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@am__append_73 = \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@        $(mips_BUILT_SRC_FROM_GEN_MODE_M16_M16) \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@        $(mips_BUILT_SRC_FROM_GEN_MODE_M16_M32) \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@        mips/stamp-gen-mode-m16-m16 \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_M16_TRUE@        mips/stamp-gen-mode-m16-m32
 
-@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@am__append_76 = \
+@SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@am__append_74 = \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@      $(SIM_MIPS_MULTI_SRC) \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@      mips/stamp-gen-mode-multi-igen \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@      mips/stamp-gen-mode-multi-run
 
-@SIM_ENABLE_ARCH_mips_TRUE@am__append_77 = $(mips_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_mips_TRUE@am__append_78 = mips/multi-include.h mips/multi-run.c
-@SIM_ENABLE_ARCH_mn10300_TRUE@am__append_79 = mn10300/libsim.a
-@SIM_ENABLE_ARCH_mn10300_TRUE@am__append_80 = mn10300/run
-@SIM_ENABLE_ARCH_mn10300_TRUE@am__append_81 = \
+@SIM_ENABLE_ARCH_mips_TRUE@am__append_75 = $(mips_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_mips_TRUE@am__append_76 = mips/multi-include.h mips/multi-run.c
+@SIM_ENABLE_ARCH_mn10300_TRUE@am__append_77 = mn10300/libsim.a
+@SIM_ENABLE_ARCH_mn10300_TRUE@am__append_78 = mn10300/run
+@SIM_ENABLE_ARCH_mn10300_TRUE@am__append_79 = \
 @SIM_ENABLE_ARCH_mn10300_TRUE@ mn10300/icache.h \
 @SIM_ENABLE_ARCH_mn10300_TRUE@ mn10300/idecode.h \
 @SIM_ENABLE_ARCH_mn10300_TRUE@ mn10300/semantics.h \
@@ -275,36 +270,36 @@ TESTS = testsuite/common/bits32m0$(EXEEXT) \
 @SIM_ENABLE_ARCH_mn10300_TRUE@ mn10300/itable.h \
 @SIM_ENABLE_ARCH_mn10300_TRUE@ mn10300/engine.h
 
-@SIM_ENABLE_ARCH_mn10300_TRUE@am__append_82 = $(mn10300_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_moxie_TRUE@am__append_83 = moxie/libsim.a
-@SIM_ENABLE_ARCH_moxie_TRUE@am__append_84 = moxie/run
-@SIM_ENABLE_ARCH_msp430_TRUE@am__append_85 = msp430/libsim.a
-@SIM_ENABLE_ARCH_msp430_TRUE@am__append_86 = msp430/run
-@SIM_ENABLE_ARCH_or1k_TRUE@am__append_87 = or1k/libsim.a
-@SIM_ENABLE_ARCH_or1k_TRUE@am__append_88 = or1k/run
-@SIM_ENABLE_ARCH_or1k_TRUE@am__append_89 = or1k/eng.h
-@SIM_ENABLE_ARCH_or1k_TRUE@am__append_90 = $(or1k_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_ppc_TRUE@am__append_91 = common/libcommon.a
-@SIM_ENABLE_ARCH_ppc_TRUE@am__append_92 = ppc/run
-@SIM_ENABLE_ARCH_pru_TRUE@am__append_93 = pru/libsim.a
-@SIM_ENABLE_ARCH_pru_TRUE@am__append_94 = pru/run
-@SIM_ENABLE_ARCH_riscv_TRUE@am__append_95 = riscv/libsim.a
-@SIM_ENABLE_ARCH_riscv_TRUE@am__append_96 = riscv/run
-@SIM_ENABLE_ARCH_rl78_TRUE@am__append_97 = rl78/libsim.a
-@SIM_ENABLE_ARCH_rl78_TRUE@am__append_98 = rl78/run
-@SIM_ENABLE_ARCH_rx_TRUE@am__append_99 = rx/libsim.a
-@SIM_ENABLE_ARCH_rx_TRUE@am__append_100 = rx/run
-@SIM_ENABLE_ARCH_sh_TRUE@am__append_101 = sh/libsim.a
-@SIM_ENABLE_ARCH_sh_TRUE@am__append_102 = sh/run
-@SIM_ENABLE_ARCH_sh_TRUE@am__append_103 = \
+@SIM_ENABLE_ARCH_mn10300_TRUE@am__append_80 = $(mn10300_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_moxie_TRUE@am__append_81 = moxie/libsim.a
+@SIM_ENABLE_ARCH_moxie_TRUE@am__append_82 = moxie/run
+@SIM_ENABLE_ARCH_msp430_TRUE@am__append_83 = msp430/libsim.a
+@SIM_ENABLE_ARCH_msp430_TRUE@am__append_84 = msp430/run
+@SIM_ENABLE_ARCH_or1k_TRUE@am__append_85 = or1k/libsim.a
+@SIM_ENABLE_ARCH_or1k_TRUE@am__append_86 = or1k/run
+@SIM_ENABLE_ARCH_or1k_TRUE@am__append_87 = or1k/eng.h
+@SIM_ENABLE_ARCH_or1k_TRUE@am__append_88 = $(or1k_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_ppc_TRUE@am__append_89 = common/libcommon.a
+@SIM_ENABLE_ARCH_ppc_TRUE@am__append_90 = ppc/run
+@SIM_ENABLE_ARCH_pru_TRUE@am__append_91 = pru/libsim.a
+@SIM_ENABLE_ARCH_pru_TRUE@am__append_92 = pru/run
+@SIM_ENABLE_ARCH_riscv_TRUE@am__append_93 = riscv/libsim.a
+@SIM_ENABLE_ARCH_riscv_TRUE@am__append_94 = riscv/run
+@SIM_ENABLE_ARCH_rl78_TRUE@am__append_95 = rl78/libsim.a
+@SIM_ENABLE_ARCH_rl78_TRUE@am__append_96 = rl78/run
+@SIM_ENABLE_ARCH_rx_TRUE@am__append_97 = rx/libsim.a
+@SIM_ENABLE_ARCH_rx_TRUE@am__append_98 = rx/run
+@SIM_ENABLE_ARCH_sh_TRUE@am__append_99 = sh/libsim.a
+@SIM_ENABLE_ARCH_sh_TRUE@am__append_100 = sh/run
+@SIM_ENABLE_ARCH_sh_TRUE@am__append_101 = \
 @SIM_ENABLE_ARCH_sh_TRUE@      sh/code.c \
 @SIM_ENABLE_ARCH_sh_TRUE@      sh/ppi.c
 
-@SIM_ENABLE_ARCH_sh_TRUE@am__append_104 = sh/gencode
-@SIM_ENABLE_ARCH_sh_TRUE@am__append_105 = $(sh_BUILD_OUTPUTS)
-@SIM_ENABLE_ARCH_v850_TRUE@am__append_106 = v850/libsim.a
-@SIM_ENABLE_ARCH_v850_TRUE@am__append_107 = v850/run
-@SIM_ENABLE_ARCH_v850_TRUE@am__append_108 = \
+@SIM_ENABLE_ARCH_sh_TRUE@am__append_102 = sh/gencode
+@SIM_ENABLE_ARCH_sh_TRUE@am__append_103 = $(sh_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_v850_TRUE@am__append_104 = v850/libsim.a
+@SIM_ENABLE_ARCH_v850_TRUE@am__append_105 = v850/run
+@SIM_ENABLE_ARCH_v850_TRUE@am__append_106 = \
 @SIM_ENABLE_ARCH_v850_TRUE@    v850/icache.h \
 @SIM_ENABLE_ARCH_v850_TRUE@    v850/idecode.h \
 @SIM_ENABLE_ARCH_v850_TRUE@    v850/semantics.h \
@@ -313,7 +308,7 @@ TESTS = testsuite/common/bits32m0$(EXEEXT) \
 @SIM_ENABLE_ARCH_v850_TRUE@    v850/itable.h \
 @SIM_ENABLE_ARCH_v850_TRUE@    v850/engine.h
 
-@SIM_ENABLE_ARCH_v850_TRUE@am__append_109 = $(v850_BUILD_OUTPUTS)
+@SIM_ENABLE_ARCH_v850_TRUE@am__append_107 = $(v850_BUILD_OUTPUTS)
 subdir = .
 ACLOCAL_M4 = $(top_srcdir)/aclocal.m4
 am__aclocal_m4_deps = $(top_srcdir)/../config/acx.m4 \
@@ -437,18 +432,12 @@ bfin_libsim_a_AR = $(AR) $(ARFLAGS)
 bfin_libsim_a_OBJECTS = $(am_bfin_libsim_a_OBJECTS) \
        $(nodist_bfin_libsim_a_OBJECTS)
 bpf_libsim_a_AR = $(AR) $(ARFLAGS)
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf_libsim_a_DEPENDENCIES = $(patsubst \
+@SIM_ENABLE_ARCH_bpf_TRUE@bpf_libsim_a_DEPENDENCIES = bpf/bpf-sim.o \
+@SIM_ENABLE_ARCH_bpf_TRUE@     $(patsubst \
 @SIM_ENABLE_ARCH_bpf_TRUE@     %,bpf/%,$(SIM_NEW_COMMON_OBJS)) \
 @SIM_ENABLE_ARCH_bpf_TRUE@     $(patsubst \
 @SIM_ENABLE_ARCH_bpf_TRUE@     %,bpf/dv-%.o,$(SIM_HW_DEVICES)) \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/cgen-run.o bpf/cgen-scache.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/cgen-trace.o bpf/cgen-utils.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/arch.o bpf/cpu.o bpf/decode-le.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/decode-be.o bpf/sem-le.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/sem-be.o bpf/mloop-le.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/mloop-be.o bpf/bpf.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/bpf-helpers.o bpf/sim-if.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/traps.o
+@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/sim-resume.o
 @SIM_ENABLE_ARCH_bpf_TRUE@am_bpf_libsim_a_OBJECTS = $(am__objects_1)
 @SIM_ENABLE_ARCH_bpf_TRUE@nodist_bpf_libsim_a_OBJECTS =  \
 @SIM_ENABLE_ARCH_bpf_TRUE@     bpf/modules.$(OBJEXT)
@@ -727,8 +716,8 @@ am__DEPENDENCIES_1 =
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@am__DEPENDENCIES_2 = $(am__DEPENDENCIES_1) \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@      mips/itable.o \
 @SIM_ENABLE_ARCH_mips_TRUE@@SIM_MIPS_GEN_MODE_MULTI_TRUE@      mips/multi-run.o
-@SIM_ENABLE_ARCH_mips_TRUE@am__DEPENDENCIES_3 = $(am__append_68) \
-@SIM_ENABLE_ARCH_mips_TRUE@    $(am__append_69) \
+@SIM_ENABLE_ARCH_mips_TRUE@am__DEPENDENCIES_3 = $(am__append_66) \
+@SIM_ENABLE_ARCH_mips_TRUE@    $(am__append_67) \
 @SIM_ENABLE_ARCH_mips_TRUE@    $(am__DEPENDENCIES_2)
 @SIM_ENABLE_ARCH_mips_TRUE@mips_libsim_a_DEPENDENCIES = mips/interp.o \
 @SIM_ENABLE_ARCH_mips_TRUE@    $(am__DEPENDENCIES_3) $(patsubst \
@@ -1780,36 +1769,35 @@ pkginclude_HEADERS = $(am__append_1)
 EXTRA_LIBRARIES = igen/libigen.a
 noinst_LIBRARIES = common/libcommon.a $(am__append_3) $(am__append_5) \
        $(am__append_7) $(am__append_9) $(am__append_11) \
-       $(am__append_15) $(am__append_20) $(am__append_25) \
-       $(am__append_30) $(am__append_34) $(am__append_36) \
-       $(am__append_40) $(am__append_42) $(am__append_44) \
-       $(am__append_48) $(am__append_52) $(am__append_56) \
-       $(am__append_60) $(am__append_64) $(am__append_66) \
-       $(am__append_71) $(am__append_79) $(am__append_83) \
-       $(am__append_85) $(am__append_87) $(am__append_93) \
-       $(am__append_95) $(am__append_97) $(am__append_99) \
-       $(am__append_101) $(am__append_106)
-BUILT_SOURCES = $(am__append_13) $(am__append_17) $(am__append_23) \
-       $(am__append_27) $(am__append_38) $(am__append_46) \
-       $(am__append_50) $(am__append_58) $(am__append_73) \
-       $(am__append_81) $(am__append_89) $(am__append_103) \
-       $(am__append_108)
+       $(am__append_13) $(am__append_18) $(am__append_23) \
+       $(am__append_28) $(am__append_32) $(am__append_34) \
+       $(am__append_38) $(am__append_40) $(am__append_42) \
+       $(am__append_46) $(am__append_50) $(am__append_54) \
+       $(am__append_58) $(am__append_62) $(am__append_64) \
+       $(am__append_69) $(am__append_77) $(am__append_81) \
+       $(am__append_83) $(am__append_85) $(am__append_91) \
+       $(am__append_93) $(am__append_95) $(am__append_97) \
+       $(am__append_99) $(am__append_104)
+BUILT_SOURCES = $(am__append_15) $(am__append_21) $(am__append_25) \
+       $(am__append_36) $(am__append_44) $(am__append_48) \
+       $(am__append_56) $(am__append_71) $(am__append_79) \
+       $(am__append_87) $(am__append_101) $(am__append_106)
 CLEANFILES = common/version.c common/version.c-stamp \
        testsuite/common/bits-gen testsuite/common/bits32m0.c \
        testsuite/common/bits32m31.c testsuite/common/bits64m0.c \
        testsuite/common/bits64m63.c
-DISTCLEANFILES = $(am__append_78)
+DISTCLEANFILES = $(am__append_76)
 MOSTLYCLEANFILES = core $(SIM_ENABLED_ARCHES:%=%/*.o) \
        $(SIM_ENABLED_ARCHES:%=%/hw-config.h) \
        $(SIM_ENABLED_ARCHES:%=%/stamp-hw) \
        $(SIM_ENABLED_ARCHES:%=%/modules.c) \
        $(SIM_ENABLED_ARCHES:%=%/stamp-modules) $(igen_IGEN_TOOLS) \
-       site-sim-config.exp testrun.log testrun.sum $(am__append_14) \
-       $(am__append_19) $(am__append_24) $(am__append_29) \
-       $(am__append_39) $(am__append_47) $(am__append_51) \
-       $(am__append_55) $(am__append_59) $(am__append_63) \
-       $(am__append_77) $(am__append_82) $(am__append_90) \
-       $(am__append_105) $(am__append_109)
+       site-sim-config.exp testrun.log testrun.sum $(am__append_17) \
+       $(am__append_22) $(am__append_27) $(am__append_37) \
+       $(am__append_45) $(am__append_49) $(am__append_53) \
+       $(am__append_57) $(am__append_61) $(am__append_75) \
+       $(am__append_80) $(am__append_88) $(am__append_103) \
+       $(am__append_107)
 AM_CFLAGS = \
        $(WERROR_CFLAGS) \
        $(WARN_CFLAGS) \
@@ -1824,10 +1812,10 @@ AM_CPPFLAGS_FOR_BUILD = -I$(srcroot)/include $(SIM_HW_CFLAGS) \
        $(SIM_INLINE) -I$(srcdir)/common
 COMPILE_FOR_BUILD = $(CC_FOR_BUILD) $(AM_CPPFLAGS_FOR_BUILD) $(CPPFLAGS_FOR_BUILD) $(CFLAGS_FOR_BUILD)
 LINK_FOR_BUILD = $(CC_FOR_BUILD) $(CFLAGS_FOR_BUILD) $(LDFLAGS_FOR_BUILD) -o $@
-SIM_ALL_RECURSIVE_DEPS = $(am__append_91)
+SIM_ALL_RECURSIVE_DEPS = $(am__append_89)
 SIM_INSTALL_DATA_LOCAL_DEPS = 
-SIM_INSTALL_EXEC_LOCAL_DEPS = $(am__append_32)
-SIM_UNINSTALL_LOCAL_DEPS = $(am__append_33)
+SIM_INSTALL_EXEC_LOCAL_DEPS = $(am__append_30)
+SIM_UNINSTALL_LOCAL_DEPS = $(am__append_31)
 SIM_DEPBASE = $(@D)/$(DEPDIR)/$(@F:.o=)
 SIM_COMPILE = \
        $(AM_V_CC)$(COMPILE) -MT $@ -MD -MP -MF $(SIM_DEPBASE).Tpo -c -o $@ $< && \
@@ -2120,13 +2108,6 @@ testsuite_common_CPPFLAGS = \
 @SIM_ENABLE_ARCH_bfin_TRUE@    bfin_wp \
 @SIM_ENABLE_ARCH_bfin_TRUE@    eth_phy
 
-@SIM_ENABLE_ARCH_bpf_TRUE@AM_CPPFLAGS_bpf = -DWITH_TARGET_WORD_BITSIZE=64
-@SIM_ENABLE_ARCH_bpf_TRUE@AM_CPPFLAGS_bpf_mloop_le.o = -DWANT_ISA_EBPFLE
-@SIM_ENABLE_ARCH_bpf_TRUE@AM_CPPFLAGS_bpf_mloop_be.o = -DWANT_ISA_EBPFBE
-@SIM_ENABLE_ARCH_bpf_TRUE@AM_CPPFLAGS_bpf_decode_le.o = -DWANT_ISA_EBPFLE
-@SIM_ENABLE_ARCH_bpf_TRUE@AM_CPPFLAGS_bpf_decode_be.o = -DWANT_ISA_EBPFBE
-@SIM_ENABLE_ARCH_bpf_TRUE@AM_CPPFLAGS_bpf_sem_le.o = -DWANT_ISA_EBPFLE
-@SIM_ENABLE_ARCH_bpf_TRUE@AM_CPPFLAGS_bpf_sem_be.o = -DWANT_ISA_EBPFBE
 @SIM_ENABLE_ARCH_bpf_TRUE@nodist_bpf_libsim_a_SOURCES = \
 @SIM_ENABLE_ARCH_bpf_TRUE@     bpf/modules.c
 
@@ -2134,27 +2115,10 @@ testsuite_common_CPPFLAGS = \
 @SIM_ENABLE_ARCH_bpf_TRUE@     $(common_libcommon_a_SOURCES)
 
 @SIM_ENABLE_ARCH_bpf_TRUE@bpf_libsim_a_LIBADD = \
+@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/bpf-sim.o \
 @SIM_ENABLE_ARCH_bpf_TRUE@     $(patsubst %,bpf/%,$(SIM_NEW_COMMON_OBJS)) \
 @SIM_ENABLE_ARCH_bpf_TRUE@     $(patsubst %,bpf/dv-%.o,$(SIM_HW_DEVICES)) \
-@SIM_ENABLE_ARCH_bpf_TRUE@     \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/cgen-run.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/cgen-scache.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/cgen-trace.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/cgen-utils.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/arch.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/cpu.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/decode-le.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/decode-be.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/sem-le.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/sem-be.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/mloop-le.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/mloop-be.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/bpf.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/bpf-helpers.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/sim-if.o \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/traps.o
+@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/sim-resume.o
 
 @SIM_ENABLE_ARCH_bpf_TRUE@bpf_run_SOURCES = 
 @SIM_ENABLE_ARCH_bpf_TRUE@bpf_run_LDADD = \
@@ -2162,12 +2126,6 @@ testsuite_common_CPPFLAGS = \
 @SIM_ENABLE_ARCH_bpf_TRUE@     bpf/libsim.a \
 @SIM_ENABLE_ARCH_bpf_TRUE@     $(SIM_COMMON_LIBS)
 
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf_BUILD_OUTPUTS = \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/mloop-le.c \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/stamp-mloop-le \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/mloop-be.c \
-@SIM_ENABLE_ARCH_bpf_TRUE@     bpf/stamp-mloop-be
-
 @SIM_ENABLE_ARCH_cr16_TRUE@nodist_cr16_libsim_a_SOURCES = \
 @SIM_ENABLE_ARCH_cr16_TRUE@    cr16/modules.c
 
@@ -2658,8 +2616,8 @@ testsuite_common_CPPFLAGS = \
 @SIM_ENABLE_ARCH_mips_TRUE@    -DWITH_TARGET_WORD_BITSIZE=@SIM_MIPS_BITSIZE@ -DWITH_TARGET_WORD_MSB=WITH_TARGET_WORD_BITSIZE-1 \
 @SIM_ENABLE_ARCH_mips_TRUE@    -DWITH_FLOATING_POINT=HARD_FLOATING_POINT -DWITH_TARGET_FLOATING_POINT_BITSIZE=@SIM_MIPS_FPU_BITSIZE@
 
-@SIM_ENABLE_ARCH_mips_TRUE@mips_GEN_OBJ = $(am__append_68) \
-@SIM_ENABLE_ARCH_mips_TRUE@    $(am__append_69) $(am__append_70)
+@SIM_ENABLE_ARCH_mips_TRUE@mips_GEN_OBJ = $(am__append_66) \
+@SIM_ENABLE_ARCH_mips_TRUE@    $(am__append_67) $(am__append_68)
 @SIM_ENABLE_ARCH_mips_TRUE@nodist_mips_libsim_a_SOURCES = \
 @SIM_ENABLE_ARCH_mips_TRUE@    mips/modules.c
 
@@ -2731,8 +2689,8 @@ testsuite_common_CPPFLAGS = \
 @SIM_ENABLE_ARCH_mips_TRUE@mips_BUILD_OUTPUTS =  \
 @SIM_ENABLE_ARCH_mips_TRUE@    $(mips_BUILT_SRC_FROM_IGEN_ITABLE) \
 @SIM_ENABLE_ARCH_mips_TRUE@    mips/stamp-igen-itable \
-@SIM_ENABLE_ARCH_mips_TRUE@    $(am__append_74) $(am__append_75) \
-@SIM_ENABLE_ARCH_mips_TRUE@    $(am__append_76)
+@SIM_ENABLE_ARCH_mips_TRUE@    $(am__append_72) $(am__append_73) \
+@SIM_ENABLE_ARCH_mips_TRUE@    $(am__append_74)
 @SIM_ENABLE_ARCH_mips_TRUE@mips_IGEN_TRACE = # -G omit-line-numbers # -G trace-rule-selection -G trace-rule-rejection -G trace-entries # -G trace-all
 @SIM_ENABLE_ARCH_mips_TRUE@mips_IGEN_INSN = $(srcdir)/mips/mips.igen
 @SIM_ENABLE_ARCH_mips_TRUE@mips_IGEN_INSN_INC = \
@@ -5015,55 +4973,6 @@ testsuite/common/bits64m63.c: testsuite/common/bits-gen$(EXEEXT) testsuite/commo
 
 @SIM_ENABLE_ARCH_bpf_TRUE@bpf/%.o: common/%.c ; $(SIM_COMPILE)
 @SIM_ENABLE_ARCH_bpf_TRUE@-@am__include@ bpf/$(DEPDIR)/*.Po
-
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/modules.c: | $(bpf_BUILD_OUTPUTS)
-
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/mloop-le.c bpf/eng-le.h: bpf/stamp-mloop-le ; @true
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/stamp-mloop-le: $(srccom)/genmloop.sh bpf/mloop.in
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_GEN)$(SHELL) $(srccom)/genmloop.sh -shell $(SHELL) \
-@SIM_ENABLE_ARCH_bpf_TRUE@             -mono -scache -prefix bpfbf_ebpfle -cpu bpfbf \
-@SIM_ENABLE_ARCH_bpf_TRUE@             -infile $(srcdir)/bpf/mloop.in \
-@SIM_ENABLE_ARCH_bpf_TRUE@             -outfile-prefix bpf/ -outfile-suffix -le
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_at)$(SHELL) $(srcroot)/move-if-change bpf/eng-le.hin bpf/eng-le.h
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_at)$(SHELL) $(srcroot)/move-if-change bpf/mloop-le.cin bpf/mloop-le.c
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_at)touch $@
-
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/mloop-be.c bpf/eng-be.h: bpf/stamp-mloop-be ; @true
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/stamp-mloop-be: $(srccom)/genmloop.sh bpf/mloop.in
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_GEN)$(SHELL) $(srccom)/genmloop.sh -shell $(SHELL) \
-@SIM_ENABLE_ARCH_bpf_TRUE@             -mono -scache -prefix bpfbf_ebpfbe -cpu bpfbf \
-@SIM_ENABLE_ARCH_bpf_TRUE@             -infile $(srcdir)/bpf/mloop.in \
-@SIM_ENABLE_ARCH_bpf_TRUE@             -outfile-prefix bpf/ -outfile-suffix -be
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_at)$(SHELL) $(srcroot)/move-if-change bpf/eng-be.hin bpf/eng-be.h
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_at)$(SHELL) $(srcroot)/move-if-change bpf/mloop-be.cin bpf/mloop-be.c
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_at)touch $@
-
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/cgen: bpf/cgen-arch bpf/cgen-cpu bpf/cgen-defs-le bpf/cgen-defs-be bpf/cgen-decode-le bpf/cgen-decode-be
-
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/cgen-arch:
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_GEN)mach=bpf cpu=bpfbf FLAGS="with-scache"; $(CGEN_GEN_ARCH)
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/arch.h bpf/arch.c bpf/cpuall.h: @CGEN_MAINT@ bpf/cgen-arch
-
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/cgen-cpu:
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_GEN)isa=ebpfle,ebpfbe cpu=bpfbf mach=bpf FLAGS="with-multiple-isa with-scache"; $(CGEN_GEN_CPU)
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_at)rm -f $(srcdir)/bpf/model.c
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/cpu.h bpf/cpu.c bpf/model.c: @CGEN_MAINT@ bpf/cgen-cpu
-
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/cgen-defs-le:
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_GEN)isa=ebpfle cpu=bpfbf mach=bpf FLAGS="with-scache" SUFFIX="-le"; $(CGEN_GEN_DEFS)
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/defs-le.h: @CGEN_MAINT@ bpf/cgen-defs-le
-
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/cgen-defs-be:
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_GEN)isa=ebpfbe cpu=bpfbf mach=bpf FLAGS="with-scache" SUFFIX="-be"; $(CGEN_GEN_DEFS)
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/defs-be.h: @CGEN_MAINT@ bpf/cgen-defs-be
-
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/cgen-decode-le:
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_GEN)isa=ebpfle cpu=bpfbf mach=bpf FLAGS="with-scache" SUFFIX="-le" EXTRAFILES="$(CGEN_CPU_SEM)"; $(CGEN_GEN_DECODE)
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/sem-le.c bpf/decode-le.c bpf/decode-le.h: @CGEN_MAINT@ bpf/cgen-decode-vle
-
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/cgen-decode-be:
-@SIM_ENABLE_ARCH_bpf_TRUE@     $(AM_V_GEN)isa=ebpfbe cpu=bpfbf mach=bpf FLAGS="with-scache" SUFFIX="-be" EXTRAFILES="$(CGEN_CPU_SEM)"; $(CGEN_GEN_DECODE)
-@SIM_ENABLE_ARCH_bpf_TRUE@bpf/sem-be.c bpf/decode-be.c bpf/decode-be.h: @CGEN_MAINT@ bpf/cgen-decode-be
 @SIM_ENABLE_ARCH_cr16_TRUE@$(cr16_libsim_a_OBJECTS) $(cr16_libsim_a_LIBADD): cr16/hw-config.h
 
 @SIM_ENABLE_ARCH_cr16_TRUE@cr16/modules.o: cr16/modules.c
diff --git a/sim/bpf/arch.c b/sim/bpf/arch.c
deleted file mode 100644 (file)
index 95a8dba..0000000
+++ /dev/null
@@ -1,35 +0,0 @@
-/* Simulator support for bpf.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#include "sim-main.h"
-#include "bfd.h"
-
-const SIM_MACH * const bpf_sim_machs[] =
-{
-#ifdef HAVE_CPU_BPFBF
-  & bpf_mach,
-#endif
-  0
-};
-
diff --git a/sim/bpf/arch.h b/sim/bpf/arch.h
deleted file mode 100644 (file)
index a439570..0000000
+++ /dev/null
@@ -1,50 +0,0 @@
-/* Simulator header for bpf.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#ifndef BPF_ARCH_H
-#define BPF_ARCH_H
-
-#define TARGET_BIG_ENDIAN 1
-
-#define WI  DI
-#define UWI UDI
-#define AI  UDI
-
-#define IAI UDI
-
-/* Enum declaration for model types.  */
-typedef enum model_type {
-  MODEL_BPF_DEF, MODEL_MAX
-} MODEL_TYPE;
-
-#define MAX_MODELS ((int) MODEL_MAX)
-
-/* Enum declaration for unit types.  */
-typedef enum unit_type {
-  UNIT_NONE, UNIT_BPF_DEF_U_EXEC, UNIT_MAX
-} UNIT_TYPE;
-
-#define MAX_UNITS (1)
-
-#endif /* BPF_ARCH_H */
diff --git a/sim/bpf/bpf-helpers.c b/sim/bpf/bpf-helpers.c
deleted file mode 100644 (file)
index 4dc7eca..0000000
+++ /dev/null
@@ -1,181 +0,0 @@
-/* Emulation of eBPF helpers.
-   Copyright (C) 2020-2023 Free Software Foundation, Inc.
-
-   This file is part of GDB, the GNU debugger.
-
-   This program is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3 of the License, or
-   (at your option) any later version.
-
-   This program is distributed in the hope that it will be useful,
-   but WITHOUT ANY WARRANTY; without even the implied warranty of
-   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
-   GNU General Public License for more details.
-
-   You should have received a copy of the GNU General Public License
-   along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
-
-/* BPF programs rely on the existence of several helper functions,
-   which are provided by the kernel.  This simulator provides an
-   implementation of the helpers, which can be customized by the
-   user.  */
-
-/* This must come before any other includes.  */
-#include "defs.h"
-
-#define WANT_CPU_BPFBF
-#define WANT_CPU bpfbf
-
-#include "sim-main.h"
-#include "cgen-mem.h"
-#include "cgen-ops.h"
-#include "cpu.h"
-
-#include "bpf-helpers.h"
-
-/* bpf_trace_printk is a printk-like facility for debugging.
-
-   In the kernel, it appends a line to the Linux's tracing debugging
-   interface.
-
-   In this simulator, it uses the simulator's tracing interface
-   instead.
-
-   The format tags recognized by this helper are:
-   %d, %i, %u, %x, %ld, %li, %lu, %lx, %lld, %lli, %llu, %llx,
-   %p, %s
-
-   A maximum of three tags are supported.
-
-   This helper returns the number of bytes written, or a negative
-   value in case of failure.  */
-
-int
-bpf_trace_printk (SIM_CPU *current_cpu)
-{
-  va_list ap;
-  SIM_DESC sd = CPU_STATE (current_cpu);
-
-  DI fmt_address;
-  uint32_t size, tags_processed;
-  size_t i, bytes_written = 0;
-
-  /* The first argument is the format string, which is passed as a
-     pointer in %r1.  */
-  fmt_address = GET_H_GPR (1);
-
-  /* The second argument is the length of the format string, as an
-     unsigned 32-bit number in %r2.  */
-  size = GET_H_GPR (2);
-
-  /* Read the format string from the memory pointed by %r2, printing
-     out the stuff as we go.  There is a maximum of three format tags
-     supported, which are read from %r3, %r4 and %r5 respectively.  */
-  for (i = 0, tags_processed = 0; i < size;)
-    {
-      UDI value;
-      QI c = GETMEMUQI (current_cpu, CPU_PC_GET (current_cpu),
-                        fmt_address + i);
-
-      switch (c)
-        {
-        case '%':
-          /* Check we are not exceeding the limit of three format
-             tags.  */
-          if (tags_processed > 2)
-            return -1; /* XXX look for kernel error code.  */
-
-          /* Depending on the kind of tag, extract the value from the
-             proper argument.  */
-          if (i++ >= size)
-            return -1; /* XXX look for kernel error code.  */
-
-          value = GET_H_GPR (3 + tags_processed);
-
-          switch ((GETMEMUQI (current_cpu, CPU_PC_GET (current_cpu),
-                             fmt_address + i)))
-            {
-            case 'd':
-              trace_printf (sd, current_cpu, "%d", (int) value);
-              break;
-            case 'i':
-              trace_printf (sd, current_cpu, "%i", (int) value);
-              break;
-            case 'u':
-              trace_printf (sd, current_cpu, "%u", (unsigned int) value);
-              break;
-            case 'x':
-              trace_printf (sd, current_cpu, "%x", (unsigned int) value);
-              break;
-            case 'l':
-              {
-                if (i++ >= size)
-                  return -1;
-                switch (GETMEMUQI (current_cpu, CPU_PC_GET (current_cpu),
-                             fmt_address + i))
-                  {
-                  case 'd':
-                    trace_printf (sd, current_cpu, "%ld", (long) value);
-                    break;
-                  case 'i':
-                    trace_printf (sd, current_cpu, "%li", (long) value);
-                    break;
-                  case 'u':
-                    trace_printf (sd, current_cpu, "%lu", (unsigned long) value);
-                    break;
-                  case 'x':
-                    trace_printf (sd, current_cpu, "%lx", (unsigned long) value);
-                    break;
-                  case 'l':
-                    {
-                      if (i++ >= size)
-                        return -1;
-                      switch (GETMEMUQI (current_cpu, CPU_PC_GET (current_cpu),
-                                fmt_address + i)) {
-                        case 'd':
-                          trace_printf (sd, current_cpu, "%lld", (long long) value);
-                          break;
-                        case 'i':
-                          trace_printf (sd, current_cpu, "%lli", (long long) value);
-                          break;
-                        case 'u':
-                          trace_printf (sd, current_cpu, "%llu", (unsigned long long) value);
-                          break;
-                        case 'x':
-                          trace_printf (sd, current_cpu, "%llx", (unsigned long long) value);
-                          break;
-                        default:
-                          assert (0);
-                          break;
-                      }
-                      break;
-                    }
-                  default:
-                    assert (0);
-                    break;
-                }
-                break;
-              }
-            default:
-              /* XXX completeme */
-              assert (0);
-              break;
-            }
-
-          tags_processed++;
-          i++;
-          break;
-        case '\0':
-          i = size;
-          break;
-        default:
-          trace_printf (sd, current_cpu, "%c", c);
-          bytes_written++;
-          i++;
-          break;
-        }
-    }
-
-  return bytes_written;
-}
diff --git a/sim/bpf/bpf-helpers.def b/sim/bpf/bpf-helpers.def
deleted file mode 100644 (file)
index 044aa22..0000000
+++ /dev/null
@@ -1,194 +0,0 @@
-/* BPF helpers database.
-   Copyright (C) 2019-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulator.
-
-GCC is free software; you can redistribute it and/or modify
-it under the terms of the GNU General Public License as published by
-the Free Software Foundation; either version 3, or (at your option)
-any later version.
-
-GCC is distributed in the hope that it will be useful,
-but WITHOUT ANY WARRANTY; without even the implied warranty of
-MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
-GNU General Public License for more details.
-
-You should have received a copy of the GNU General Public License
-along with GCC; see the file COPYING3.  If not see
-<http://www.gnu.org/licenses/>.  */
-
-/* This file contains the definition of the helpers that are available
-   to BPF programs.
-
-   The primary source for information on kernel helpers is the
-   linux/include/uapi/linux/bpf.h file in the Linux source tree.
-   Please keep this database in sync.
-
-   The first column is the first kernel version featuring the helper
-   function.  This should be an enumerate from bpf_kernel_version,
-   defined in bpf-opts.h.  Note that the backend assumes that helpers
-   never get deprecated in the kernel.  If that eventually happens,
-   then we will need to use a bitmask here instead of an enumerate.
-
-   The second column is the constant-name for the helper.
-   The third column is the program-name of the helper.
-
-   The fourth column is a list of names describing the types of the
-   values returned and accepted by the helper, in one of these forms:
-
-     TYPES (type1, type2, ..., 0)
-     VTYPES (type1, type2, ..., 0)
-
-   VTYPES should be used should the helper accept a variable number of
-   arguments, TYPES otherwise.  The valid type names are:
-
-     `vt' for void.
-     `it' for signed int.
-     `ut' for unsigned int.
-     `pt' for void*.
-     `cpt' for const void*.
-     `st' for short int.
-     `ust' for unsigned short int.
-     `cst' for const char *.
-     `ullt' for unsigned long long.
-     `llt' for long long.
-     `u32t' for uint32.
-     `u64t' for uint64.
-
-   In types descriptions, the firt entry corresponds to the value
-   returned by the helper.  Subsequent names correspond to the helper
-   arguments.  Finally, a 0 should close the list.
-
-   VERY IMPORTANT: the helper entries should be listed in the same
-   order than in the definition of __BPF_FUNC_MAPPER in
-   linux/include/uapi/linux/bpf.h!  */
-
-DEF_HELPER (LINUX_V4_0, MAP_LOOKUP_ELEM, map_lookup_elem, TYPES (pt, pt, pt, 0))
-DEF_HELPER (LINUX_V4_0, MAP_UPDATE_ELEM, map_update_elem, TYPES (it, pt, pt, pt, ullt, 0))
-DEF_HELPER (LINUX_V4_0, MAP_DELETE_ELEM, map_delete_elem, TYPES (it, pt, pt, 0))
-DEF_HELPER (LINUX_V4_1, PROBE_READ, probe_read, TYPES (it, pt, ut, cpt, 0))
-DEF_HELPER (LINUX_V4_1, KTIME_GET_NS, ktime_get_ns, TYPES (ullt, 0))
-DEF_HELPER (LINUX_V4_1, TRACE_PRINTK, trace_printk, VTYPES (it, cst, it, 0))
-DEF_HELPER (LINUX_V4_1, GET_PRANDOM_U32, get_prandom_u32, TYPES (ullt, 0))
-DEF_HELPER (LINUX_V4_1, GET_SMP_PROCESSOR_ID, get_smp_processor_id, TYPES (ullt, 0))
-DEF_HELPER (LINUX_V4_1, SKB_STORE_BYTES, skb_store_bytes, TYPES (it, pt, it, pt, it, it, 0))
-DEF_HELPER (LINUX_V4_1, L3_CSUM_REPLACE, l3_csum_replace, TYPES (it, pt, it, it ,it ,it, 0))
-DEF_HELPER (LINUX_V4_1, L4_CSUM_REPLACE, l4_csum_replace, TYPES (it, pt, it, it, it, it, 0))
-DEF_HELPER (LINUX_V4_2, TAIL_CALL, tail_call, TYPES (vt, pt, pt, it, 0))
-DEF_HELPER (LINUX_V4_2, CLONE_REDIRECT, clone_redirect, TYPES (it, pt, it, it, 0))
-DEF_HELPER (LINUX_V4_2, GET_CURRENT_PID_TGID, get_current_pid_tgid, TYPES (ullt, 0))
-DEF_HELPER (LINUX_V4_2, GET_CURRENT_UID_GID, get_current_uid_gid, TYPES (ullt, 0))
-DEF_HELPER (LINUX_V4_2, GET_CURRENT_COMM, get_current_comm, TYPES (it, pt, it, 0))
-DEF_HELPER (LINUX_V4_3, GET_CGROUP_CLASSID, get_cgroup_classid, TYPES (it, pt, 0))
-DEF_HELPER (LINUX_V4_3, SKB_VLAN_PUSH, skb_vlan_push, TYPES (it, pt, st, ust, 0))
-DEF_HELPER (LINUX_V4_3, SKB_VLAN_POP, skb_vlan_pop, TYPES (it, pt, 0))
-DEF_HELPER (LINUX_V4_3, SKB_GET_TUNNEL_KEY, skb_get_tunnel_key, TYPES (it, pt, pt, it, it, 0))
-DEF_HELPER (LINUX_V4_3, SKB_SET_TUNNEL_KEY, skb_set_tunnel_key, TYPES (it, pt, pt, it, it, 0))
-DEF_HELPER (LINUX_V4_3, PERF_EVENT_READ, perf_event_read, TYPES (ullt, pt, ullt, 0))
-DEF_HELPER (LINUX_V4_4, REDIRECT, redirect, TYPES (it, it, it, 0))
-DEF_HELPER (LINUX_V4_4, GET_ROUTE_REALM, get_route_realm, TYPES (ut, pt, 0))
-DEF_HELPER (LINUX_V4_4, PERF_EVENT_OUTPUT, perf_event_output, \
-           TYPES (it, pt, pt, ullt, pt, it, 0))
-DEF_HELPER (LINUX_V4_5, SKB_LOAD_BYTES, skb_load_bytes, TYPES (it, pt, it, pt, it, 0))
-DEF_HELPER (LINUX_V4_6, GET_STACKID, get_stackid, TYPES (it, pt, pt, it, 0))
-DEF_HELPER (LINUX_V4_6, CSUM_DIFF, csum_diff, TYPES (it, pt, it, pt, it, it, 0))
-DEF_HELPER (LINUX_V4_6, SKB_GET_TUNNEL_OPT, skb_get_tunnel_opt, TYPES (it, pt, pt, it, 0))
-DEF_HELPER (LINUX_V4_6, SKB_SET_TUNNEL_OPT, skb_set_tunnel_opt, TYPES (it, pt, pt, it, 0))
-DEF_HELPER (LINUX_V4_8, SKB_CHANGE_PROTO, skb_change_proto, TYPES (it, pt, st, u64t, 0))
-DEF_HELPER (LINUX_V4_8, SKB_CHANGE_TYPE, skb_change_type, TYPES (it, pt, u32t, 0))
-DEF_HELPER (LINUX_V4_8, SKB_UNDER_CGROUP, skb_under_cgroup, TYPES (it, pt, pt, it, 0))
-DEF_HELPER (LINUX_V4_8, GET_HASH_RECALC, get_hash_recalc, TYPES (ut, pt, 0))
-DEF_HELPER (LINUX_V4_8, GET_CURRENT_TASK, get_current_task, TYPES (ullt, 0))
-DEF_HELPER (LINUX_V4_8, PROBE_WRITE_USER, probe_write_user, TYPES (it, pt, cpt, ut, 0))
-DEF_HELPER (LINUX_V4_9, CURRENT_TASK_UNDER_CGROUP, current_task_under_cgroup, \
-           TYPES (it, pt, it, 0))
-DEF_HELPER (LINUX_V4_9, SKB_CHANGE_TAIL, skb_change_tail, TYPES (it, pt, ut, u64t, 0))
-DEF_HELPER (LINUX_V4_9, SKB_PULL_DATA, skb_pull_data, TYPES (it, pt, it, 0))
-DEF_HELPER (LINUX_V4_9, CSUM_UPDATE, csum_update, TYPES (llt, pt, u32t, 0))
-DEF_HELPER (LINUX_V4_9, SET_HASH_INVALID, set_hash_invalid, TYPES (vt, pt, 0))
-DEF_HELPER (LINUX_V4_10, GET_NUMA_NODE_ID, get_numa_node_id, TYPES (it, 0))
-DEF_HELPER (LINUX_V4_10, SKB_CHANGE_HEAD, skb_change_head, TYPES (it, pt, it, it, 0))
-DEF_HELPER (LINUX_V4_10, XDP_ADJUST_HEAD, xdp_adjust_head, TYPES (it, pt, it, 0))
-DEF_HELPER (LINUX_V4_11, PROBE_READ_STR, probe_read_str, TYPES (it, pt, u32t, cpt, 0))
-DEF_HELPER (LINUX_V4_12, GET_SOCKET_COOKIE, get_socket_cookie, TYPES (it, pt, 0))
-DEF_HELPER (LINUX_V4_12, GET_SOCKET_UID, get_socket_uid, TYPES (ut, pt, 0))
-DEF_HELPER (LINUX_V4_13, SET_HASH, set_hash, TYPES (ut, pt, u32t, 0))
-DEF_HELPER (LINUX_V4_13, SETSOCKOPT, setsockopt, TYPES (it, pt, it, it, pt, it, 0))
-DEF_HELPER (LINUX_V4_13, SKB_ADJUST_ROOM, skb_adjust_room, TYPES (it, pt, st, u32t, ullt, 0))
-DEF_HELPER (LINUX_V4_14, REDIRECT_MAP, redirect_map, TYPES (it, pt, it, it, 0))
-DEF_HELPER (LINUX_V4_14, SK_REDIRECT_MAP, sk_redirect_map, TYPES (it, pt, pt, it, it, 0))
-DEF_HELPER (LINUX_V4_14, SOCK_MAP_UPDATE, sock_map_update, TYPES (it, pt, pt, pt, ullt, 0))
-DEF_HELPER (LINUX_V4_15, XDP_ADJUST_META, xdp_adjust_meta, TYPES (it, pt, it, 0))
-DEF_HELPER (LINUX_V4_15, PERF_EVENT_READ_VALUE, perf_event_read_value,
-           TYPES (it, pt, ullt, pt, ut, 0))
-DEF_HELPER (LINUX_V4_15, PERF_PROG_READ_VALUE, perf_prog_read_value,
-           TYPES (it, pt, pt, ut, 0))
-DEF_HELPER (LINUX_V4_15, GETSOCKOPT, getsockopt, TYPES (it, pt, it, it, pt, it, 0))
-
-DEF_HELPER (LINUX_V4_16, OVERRIDE_RETURN, override_return, TYPES (it, pt, ult, 0))
-DEF_HELPER (LINUX_V4_16, SOCK_OPS_CB_FLAGS_SET, sock_ops_cb_flags_set, TYPES (it, pt, it, 0))
-DEF_HELPER (LINUX_V4_17, MSG_REDIRECT_MAP, msg_redirect_map, TYPES (it, pt, pt, it, it, 0))
-DEF_HELPER (LINUX_V4_17, MSG_APPLY_BYTES, msg_apply_bytes, TYPES (it, pt, it, 0))
-DEF_HELPER (LINUX_V4_17, MSG_CORK_BYTES, msg_cork_bytes, TYPES (it, pt, it, 0))
-DEF_HELPER (LINUX_V4_17, MSG_PULL_DATA, msg_pull_data, TYPES (it, pt, it, it, it, 0))
-DEF_HELPER (LINUX_V4_17, BIND, bind, TYPES (it, pt, pt, it, 0))
-DEF_HELPER (LINUX_V4_18, XDP_ADJUST_TAIL, xdp_adjust_tail, TYPES (it, pt, it, 0))
-DEF_HELPER (LINUX_V4_18, SKB_GET_XFRM_STATE,
-           skb_get_xfrm_state, TYPES (it, pt, it, pt, it, it, 0))
-DEF_HELPER (LINUX_V4_18, GET_STACK, get_stack, TYPES (it, pt, pt, it, it, 0))
-DEF_HELPER (LINUX_V4_18, SKB_LOAD_BYTES_RELATIVE, skb_load_bytes_relative,
-           TYPES (it, pt, it, pt, it, ut, 0))
-DEF_HELPER (LINUX_V4_18, FIB_LOOKUP, fib_lookup, TYPES (it, pt, pt, it, ut, 0))
-DEF_HELPER (LINUX_V4_18, SOCK_HASH_UPDATE, sock_hash_update, TYPES (it, pt, pt, pt, ullt, 0))
-DEF_HELPER (LINUX_V4_18, MSG_REDIRECT_HASH, msg_redirect_hash, TYPES (it, pt, pt, pt, it, 0))
-DEF_HELPER (LINUX_V4_18, SK_REDIRECT_HASH, sk_redirect_hash, TYPES (it, pt, pt, pt, it, 0))
-DEF_HELPER (LINUX_V4_18, LWT_PUSH_ENCAP, lwt_push_encap, TYPES (it, pt, ut, pt, ut, 0))
-DEF_HELPER (LINUX_V4_18, LWT_SEG6_STORE_BYTES, lwt_seg6_store_bytes,
-           TYPES (it, pt, ut, pt, ut, 0))
-DEF_HELPER (LINUX_V4_18, LWT_SEG6_ADJUST_SRH, lwt_seg6_adjust_srh, TYPES (it, pt, ut, ut, 0))
-DEF_HELPER (LINUX_V4_18, LWT_SEG6_ACTION, lwt_seg6_action, TYPES (it, pt, ut, pt, ut, 0))
-DEF_HELPER (LINUX_V4_18, RC_REPEAT, rc_repeat, TYPES (it, pt, 0))
-DEF_HELPER (LINUX_V4_18, RC_KEYDOWN, rc_keydown, TYPES (it, pt, ut, ullt, ut, 0))
-DEF_HELPER (LINUX_V4_18, SKB_CGROUP_ID, skb_cgroup_id, TYPES (ullt, pt, 0))
-DEF_HELPER (LINUX_V4_18, GET_CURRENT_CGROUP_ID, get_current_cgroup_id, TYPES (ullt, 0))
-DEF_HELPER (LINUX_V4_19, GET_LOCAL_STORAGE, get_local_storage, TYPES (pt, pt, ullt, 0))
-DEF_HELPER (LINUX_V4_19, SK_SELECT_REUSEPORT, sk_select_reuseport,
-           TYPES (it, pt, pt, pt, ut, 0))
-DEF_HELPER (LINUX_V4_19, SKB_ANCESTOR_CGROUP_ID, skb_ancestor_cgroup_id,
-           TYPES (ullt, pt, it, 0))
-DEF_HELPER (LINUX_V4_20, SK_LOOKUP_TCP, sk_lookup_tcp, TYPES (pt, pt, pt, it, ullt, ullt, 0))
-DEF_HELPER (LINUX_V4_20, SK_LOOKUP_UDP, sk_lookup_udp, TYPES (pt, pt, pt, it, ullt, ullt, 0))
-DEF_HELPER (LINUX_V4_20, SK_RELEASE, sk_release, TYPES (it, pt, 0))
-DEF_HELPER (LINUX_V4_20, MAP_PUSH_ELEM, map_push_elem, TYPES (it, pt, pt, ullt, 0))
-DEF_HELPER (LINUX_V4_20, MAP_POP_ELEM, map_pop_elem, TYPES (it, pt, pt, 0))
-DEF_HELPER (LINUX_V4_20, MAP_PEEK_ELEM, map_peek_elem, TYPES (it, pt, pt, 0))
-DEF_HELPER (LINUX_V4_20, MSG_PUSH_DATA, msg_push_data, TYPES (it, pt, it, it, it, 0))
-DEF_HELPER (LINUX_V5_0, MSG_POP_DATA, msg_pop_data, TYPES (it, pt, it, it, it, 0))
-DEF_HELPER (LINUX_V5_0, RC_POINTER_REL, rc_pointer_rel, TYPES (it, pt, it, it, 0))
-DEF_HELPER (LINUX_V5_1, SPIN_LOCK, spin_lock, TYPES (vt, pt, 0))
-DEF_HELPER (LINUX_V5_1, SPIN_UNLOCK, spin_unlock, TYPES (vt, pt, 0))
-DEF_HELPER (LINUX_V5_1, SK_FULLSOCK, sk_fullsock, TYPES (pt, pt, 0))
-DEF_HELPER (LINUX_V5_1, TCP_SOCK, tcp_sock, TYPES (pt, pt, 0))
-DEF_HELPER (LINUX_V5_1, SKB_ECN_SET_CE, skb_ecn_set_ce, TYPES (it, pt, 0))
-DEF_HELPER (LINUX_V5_1, GET_LISTENER_SOCK, get_listener_sock, TYPES (pt, pt, 0))
-DEF_HELPER (LINUX_V5_2, SKC_LOOKUP_TCP, skc_lookup_tcp,
-           TYPES (pt, pt, pt, u32t, u64t, u64t, 0))
-DEF_HELPER (LINUX_V5_2, TCP_CHECK_SYNCOOKIE, tcp_check_syncookie,
-           TYPES (it, pt, pt, u32t, pt, u32t, 0))
-DEF_HELPER (LINUX_V5_2, SYSCTL_GET_NAME, sysctl_get_name, TYPES (it, pt, pt, ullt, u64t, 0))
-DEF_HELPER (LINUX_V5_2, SYSCTL_GET_CURRENT_VALUE, sysctl_get_current_value,
-           TYPES (it, pt, pt, ullt, 0))
-DEF_HELPER (LINUX_V5_2, SYSCTL_GET_NEW_VALUE, sysctl_get_new_value,
-           TYPES (it, pt, pt, ullt, 0))
-DEF_HELPER (LINUX_V5_2, SYSCTL_SET_NEW_VALUE, sysctl_set_new_value,
-           TYPES (it, pt, pt, ullt, 0))
-DEF_HELPER (LINUX_V5_2, STRTOL, strtol, TYPES (it, cst, ullt, u64t, pt, 0))
-DEF_HELPER (LINUX_V5_2, STRTOUL, strtoul, TYPES (it, pt, ullt, u64t, pt, 0))
-DEF_HELPER (LINUX_V5_2, SK_STORAGE_GET, sk_storage_get, TYPES (pt, pt, pt, pt, u64t, 0))
-DEF_HELPER (LINUX_V5_2, SK_STORAGE_DELETE, sk_storage_delete, TYPES (it, pt, pt, 0))
-
-/*
-Local variables:
-mode:c
-End:
-*/
diff --git a/sim/bpf/bpf-helpers.h b/sim/bpf/bpf-helpers.h
deleted file mode 100644 (file)
index 9c9e2a5..0000000
+++ /dev/null
@@ -1,33 +0,0 @@
-/* Emulation of eBPF helpers.  Interface.
-   Copyright (C) 2020-2023 Free Software Foundation, Inc.
-
-   This file is part of GDB, the GNU debugger.
-
-   This program is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3 of the License, or
-   (at your option) any later version.
-
-   This program is distributed in the hope that it will be useful,
-   but WITHOUT ANY WARRANTY; without even the implied warranty of
-   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
-   GNU General Public License for more details.
-
-   You should have received a copy of the GNU General Public License
-   along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
-
-#ifndef BPF_HELPERS_H
-#define BPF_HELPERS_H
-
-enum bpf_kernel_helper
-  {
-#define DEF_HELPER(kver, name, fn, types) name,
-#include "bpf-helpers.def"
-#undef DEF_HELPER
-  };
-
-int bpf_trace_printk (SIM_CPU *current_cpu);
-
-VOID bpfbf_breakpoint (SIM_CPU *current_cpu);
-
-#endif /* ! BPF_HELPERS_H */
diff --git a/sim/bpf/bpf-sim.c b/sim/bpf/bpf-sim.c
new file mode 100644 (file)
index 0000000..8d3a28e
--- /dev/null
@@ -0,0 +1,1455 @@
+/* Simulator for BPF.
+   Copyright (C) 2020-2023 Free Software Foundation, Inc.
+
+   Contributed by Oracle Inc.
+
+   This file is part of GDB, the GNU debugger.
+
+   This program is free software; you can redistribute it and/or modify
+   it under the terms of the GNU General Public License as published by
+   the Free Software Foundation; either version 3 of the License, or
+   (at your option) any later version.
+
+   This program is distributed in the hope that it will be useful,
+   but WITHOUT ANY WARRANTY; without even the implied warranty of
+   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+   GNU General Public License for more details.
+
+   You should have received a copy of the GNU General Public License
+   along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
+
+/* This must come before any other includes.  */
+#include "defs.h"
+#include "libiberty.h"
+
+#include "bfd.h"
+#include "opcode/bpf.h"
+#include "sim/sim.h"
+#include "sim-main.h"
+#include "sim-core.h"
+#include "sim-base.h"
+#include "sim-options.h"
+#include "sim-signal.h"
+#include "bpf-sim.h"
+
+#include <assert.h>
+#include <stdlib.h>
+
+\f
+/***** Emulated hardware.  *****/
+
+/* Registers are 64-bit long.
+   11 general purpose registers, indexed by register number.
+   1 program counter.  */
+
+typedef uint64_t bpf_reg;
+
+bpf_reg bpf_pc;
+bpf_reg bpf_regs[11];
+
+#define BPF_R0 0
+#define BPF_R1 1
+#define BPF_R2 2
+#define BPF_R3 3
+#define BPF_R4 4
+#define BPF_R5 5
+#define BPF_R6 6
+#define BPF_R7 7
+#define BPF_R8 8
+#define BPF_R9 9
+#define BPF_R10 10
+#define BPF_FP 10
+
+\f
+/***** Emulated memory accessors.  *****/
+
+static uint8_t
+bpf_read_u8 (SIM_CPU *cpu, bfd_vma address)
+{
+  return sim_core_read_unaligned_1 (cpu, 0, read_map, address);
+}
+
+static void
+bpf_write_u8 (SIM_CPU *cpu, bfd_vma address, uint8_t value)
+{
+  sim_core_write_unaligned_1 (cpu, 0, write_map, address, value);
+}
+
+static uint16_t ATTRIBUTE_UNUSED
+bpf_read_u16 (SIM_CPU *cpu, bfd_vma address)
+{
+  uint16_t val = sim_core_read_unaligned_2 (cpu, 0, read_map, address);
+
+  if (current_target_byte_order == BFD_ENDIAN_LITTLE)
+    return endian_le2h_2 (val);
+  else
+    return endian_le2h_2 (val);
+}
+
+static void
+bpf_write_u16 (SIM_CPU *cpu, bfd_vma address, uint16_t value)
+{
+  sim_core_write_unaligned_2 (cpu, 0, write_map, address, endian_h2le_2 (value));
+}
+
+static uint32_t ATTRIBUTE_UNUSED
+bpf_read_u32 (SIM_CPU *cpu, bfd_vma address)
+{
+  uint32_t val = sim_core_read_unaligned_4 (cpu, 0, read_map, address);
+
+  if (current_target_byte_order == BFD_ENDIAN_LITTLE)
+    return endian_le2h_4 (val);
+  else
+    return endian_le2h_4 (val);
+}
+
+static void
+bpf_write_u32 (SIM_CPU *cpu, bfd_vma address, uint32_t value)
+{
+  sim_core_write_unaligned_4 (cpu, 0, write_map, address, endian_h2le_4 (value));
+}
+
+static uint64_t ATTRIBUTE_UNUSED
+bpf_read_u64 (SIM_CPU *cpu, bfd_vma address)
+{
+  uint64_t val = sim_core_read_unaligned_8 (cpu, 0, read_map, address);
+
+  if (current_target_byte_order == BFD_ENDIAN_LITTLE)
+    return endian_le2h_8 (val);
+  else
+    return endian_le2h_8 (val);
+}
+
+static void
+bpf_write_u64 (SIM_CPU *cpu, bfd_vma address, uint64_t value)
+{
+  sim_core_write_unaligned_8 (cpu, 0, write_map, address, endian_h2le_8 (value));
+}
+
+\f
+/***** Emulation of the BPF kernel helpers.  *****/
+
+/* BPF programs rely on the existence of several helper functions,
+   which are provided by the kernel.  This simulator provides an
+   implementation of the helpers, which can be customized by the
+   user.  */
+
+/* bpf_trace_printk is a printk-like facility for debugging.
+
+   In the kernel, it appends a line to the Linux's tracing debugging
+   interface.
+
+   In this simulator, it uses the simulator's tracing interface
+   instead.
+
+   The format tags recognized by this helper are:
+   %d, %i, %u, %x, %ld, %li, %lu, %lx, %lld, %lli, %llu, %llx,
+   %p, %s
+
+   A maximum of three tags are supported.
+
+   This helper returns the number of bytes written, or a negative
+   value in case of failure.  */
+
+static int
+bpf_trace_printk (SIM_CPU *cpu)
+{
+  va_list ap;
+  SIM_DESC sd = CPU_STATE (cpu);
+
+  bfd_vma fmt_address;
+  uint32_t size, tags_processed;
+  size_t i, bytes_written = 0;
+
+  /* The first argument is the format string, which is passed as a
+     pointer in %r1.  */
+  fmt_address = bpf_regs[BPF_R1];
+
+  /* The second argument is the length of the format string, as an
+     unsigned 32-bit number in %r2.  */
+  size = bpf_regs[BPF_R2];
+
+  /* Read the format string from the memory pointed by %r2, printing
+     out the stuff as we go.  There is a maximum of three format tags
+     supported, which are read from %r3, %r4 and %r5 respectively.  */
+  for (i = 0, tags_processed = 0; i < size;)
+    {
+      uint64_t value;
+      uint8_t c = bpf_read_u8 (cpu, fmt_address + i);
+
+      switch (c)
+        {
+        case '%':
+          /* Check we are not exceeding the limit of three format
+             tags.  */
+          if (tags_processed > 2)
+            return -1; /* XXX look for kernel error code.  */
+
+          /* Depending on the kind of tag, extract the value from the
+             proper argument.  */
+          if (i++ >= size)
+            return -1; /* XXX look for kernel error code.  */
+
+          value = bpf_regs[BPF_R3 + tags_processed];
+
+          switch ((bpf_read_u8 (cpu, fmt_address + i)))
+            {
+            case 'd':
+              trace_printf (sd, cpu, "%d", (int) value);
+              break;
+            case 'i':
+              trace_printf (sd, cpu, "%i", (int) value);
+              break;
+            case 'u':
+              trace_printf (sd, cpu, "%u", (unsigned int) value);
+              break;
+            case 'x':
+              trace_printf (sd, cpu, "%x", (unsigned int) value);
+              break;
+            case 'l':
+              {
+                if (i++ >= size)
+                  return -1;
+                switch (bpf_read_u8 (cpu, fmt_address + i))
+                  {
+                  case 'd':
+                    trace_printf (sd, cpu, "%ld", (long) value);
+                    break;
+                  case 'i':
+                    trace_printf (sd, cpu, "%li", (long) value);
+                    break;
+                  case 'u':
+                    trace_printf (sd, cpu, "%lu", (unsigned long) value);
+                    break;
+                  case 'x':
+                    trace_printf (sd, cpu, "%lx", (unsigned long) value);
+                    break;
+                  case 'l':
+                    {
+                      if (i++ >= size)
+                        return -1;
+                      switch (bpf_read_u8 (cpu, fmt_address + i))
+                        {
+                        case 'd':
+                          trace_printf (sd, cpu, "%lld", (long long) value);
+                          break;
+                        case 'i':
+                          trace_printf (sd, cpu, "%lli", (long long) value);
+                          break;
+                        case 'u':
+                          trace_printf (sd, cpu, "%llu", (unsigned long long) value);
+                          break;
+                        case 'x':
+                          trace_printf (sd, cpu, "%llx", (unsigned long long) value);
+                          break;
+                        default:
+                          assert (0);
+                          break;
+                      }
+                      break;
+                    }
+                  default:
+                    assert (0);
+                    break;
+                }
+                break;
+              }
+            default:
+              /* XXX completeme */
+              assert (0);
+              break;
+            }
+
+          tags_processed++;
+          i++;
+          break;
+        case '\0':
+          i = size;
+          break;
+        default:
+          trace_printf (sd, cpu, "%c", c);
+          bytes_written++;
+          i++;
+          break;
+        }
+    }
+
+  return bytes_written;
+}
+
+\f
+/****** Accessors to install in the CPU description.  ******/
+
+static int
+bpf_reg_get (SIM_CPU *cpu, int rn, void *buf, int length)
+{
+  bpf_reg val;
+  unsigned char *memory = buf;
+
+  if (length != 8 || rn >= 11)
+    return 0;
+
+  val = bpf_regs[rn];
+
+  if (current_target_byte_order == BFD_ENDIAN_LITTLE)
+    {
+      memory[7] = (val >> 56) & 0xff;
+      memory[6] = (val >> 48) & 0xff;
+      memory[5] = (val >> 40) & 0xff;
+      memory[4] = (val >> 32) & 0xff;
+      memory[3] = (val >> 24) & 0xff;
+      memory[2] = (val >> 16) & 0xff;
+      memory[1] = (val >> 8) & 0xff;
+      memory[0] = val & 0xff;
+    }
+  else
+    {
+      memory[0] = (val >> 56) & 0xff;
+      memory[1] = (val >> 48) & 0xff;
+      memory[2] = (val >> 40) & 0xff;
+      memory[3] = (val >> 32) & 0xff;
+      memory[4] = (val >> 24) & 0xff;
+      memory[5] = (val >> 16) & 0xff;
+      memory[6] = (val >> 8) & 0xff;
+      memory[7] = val & 0xff;
+    }
+
+  return 8;
+}
+
+static int
+bpf_reg_set (SIM_CPU *cpu, int rn, const void *buf, int length)
+{
+  const unsigned char *memory = buf;
+
+  if (length != 8 || rn >= 11)
+    return 0;
+
+  if (current_target_byte_order == BFD_ENDIAN_LITTLE)
+    bpf_regs[rn] = (((uint64_t) memory[7] << 56)
+                    | ((uint64_t) memory[6] << 48)
+                    | ((uint64_t) memory[5] << 40)
+                    | ((uint64_t) memory[4] << 32)
+                    | ((uint64_t) memory[3] << 24)
+                    | ((uint64_t) memory[2] << 16)
+                    | ((uint64_t) memory[1] << 8)
+                    | ((uint64_t) memory[0]));
+  else
+    bpf_regs[rn] = (((uint64_t) memory[0] << 56)
+                    | ((uint64_t) memory[1] << 48)
+                    | ((uint64_t) memory[2] << 40)
+                    | ((uint64_t) memory[3] << 32)
+                    | ((uint64_t) memory[4] << 24)
+                    | ((uint64_t) memory[5] << 16)
+                    | ((uint64_t) memory[6] << 8)
+                    | ((uint64_t) memory[7]));
+  return 8;
+}
+
+static sim_cia
+bpf_pc_get (sim_cpu *cpu)
+{
+  return bpf_pc;
+}
+
+static void
+bpf_pc_set (sim_cpu *cpu, sim_cia pc)
+{
+  bpf_pc = pc;
+}
+
+\f
+/***** Other global state.  ******/
+
+static int64_t skb_data_offset;
+
+/* String with the name of the section containing the BPF program to
+   run.  */
+static char *bpf_program_section = NULL;
+
+\f
+/***** Handle BPF-specific command line options.  *****/
+
+static SIM_RC bpf_option_handler (SIM_DESC, sim_cpu *, int, char *, int);
+
+typedef enum
+{
+ OPTION_BPF_SET_PROGRAM = OPTION_START,
+ OPTION_BPF_LIST_PROGRAMS,
+ OPTION_BPF_VERIFY_PROGRAM,
+ OPTION_BPF_SKB_DATA_OFFSET,
+} BPF_OPTION;
+
+static const OPTION bpf_options[] =
+{
+ { {"bpf-set-program", required_argument, NULL, OPTION_BPF_SET_PROGRAM},
+   '\0', "SECTION_NAME", "Set the entry point",
+   bpf_option_handler },
+ { {"bpf-list-programs", no_argument, NULL, OPTION_BPF_LIST_PROGRAMS},
+   '\0', "", "List loaded bpf programs",
+   bpf_option_handler },
+ { {"bpf-verify-program", required_argument, NULL, OPTION_BPF_VERIFY_PROGRAM},
+   '\0', "PROGRAM", "Run the verifier on the given BPF program",
+   bpf_option_handler },
+ { {"skb-data-offset", required_argument, NULL, OPTION_BPF_SKB_DATA_OFFSET},
+   '\0', "OFFSET", "Configure offsetof(struct sk_buff, data)",
+   bpf_option_handler },
+
+ { {NULL, no_argument, NULL, 0}, '\0', NULL, NULL, NULL, NULL }
+};
+
+static SIM_RC
+bpf_option_handler (SIM_DESC sd, sim_cpu *cpu ATTRIBUTE_UNUSED, int opt,
+                    char *arg, int is_command ATTRIBUTE_UNUSED)
+{
+  switch ((BPF_OPTION) opt)
+    {
+    case OPTION_BPF_VERIFY_PROGRAM:
+      /* XXX call the verifier. */
+      sim_io_printf (sd, "Verifying BPF program %s...\n", arg);
+      break;
+
+    case OPTION_BPF_LIST_PROGRAMS:
+      /* XXX list programs.  */
+      sim_io_printf (sd, "BPF programs available:\n");
+      break;
+
+    case OPTION_BPF_SET_PROGRAM:
+      /* XXX: check that the section exists and tell the user about a
+         new start_address.  */
+      bpf_program_section = xstrdup (arg);
+      break;
+
+    case OPTION_BPF_SKB_DATA_OFFSET:
+      skb_data_offset = strtoul (arg, NULL, 0);
+      break;
+
+    default:
+      sim_io_eprintf (sd, "Unknown option `%s'\n", arg);
+      return SIM_RC_FAIL;
+    }
+
+  return SIM_RC_OK;
+}
+
+\f
+/***** Instruction decoding.  *****/
+
+/* Decoded BPF instruction.   */
+
+struct bpf_insn
+{
+  enum bpf_insn_id id;
+  int size; /*  Instruction size in bytes.  */
+  bpf_reg dst;
+  bpf_reg src;
+  int16_t offset16;
+  int32_t imm32;
+  int64_t imm64;
+};
+
+/* Read an instruction word at the given PC.  Note that we need to
+   return a big-endian word.  */
+
+static bpf_insn_word
+bpf_read_insn_word (SIM_CPU *cpu, uint64_t pc)
+{
+  bpf_insn_word word = sim_core_read_unaligned_8 (cpu, 0, read_map, pc);
+
+  if (current_target_byte_order == BFD_ENDIAN_LITTLE)
+    word = endian_le2h_8 (word);
+  else
+    word = endian_be2h_8 (word);
+
+  return endian_h2be_8 (word);
+}
+
+/* Decode and return a BPF instruction at the given PC.  Return 0 if
+   no valid instruction is found, 1 otherwise.  */
+
+static int ATTRIBUTE_UNUSED
+decode (SIM_CPU *cpu, uint64_t pc, struct bpf_insn *insn)
+{
+  const struct bpf_opcode *opcode;
+  bpf_insn_word word;
+  const char *p;
+  enum bpf_endian endian
+    = (current_target_byte_order == BFD_ENDIAN_LITTLE
+       ? BPF_ENDIAN_LITTLE : BPF_ENDIAN_BIG);
+
+  /* Initialize the insn struct.  */
+  memset (insn, 0, sizeof (struct bpf_insn));
+
+  /* Read a 64-bit instruction word at PC.  */
+  word = bpf_read_insn_word (cpu, pc);
+
+  /* See if it is a valid instruction and get the opcodes.  */
+  opcode = bpf_match_insn (word, endian, BPF_V4);
+  if (!opcode)
+    return 0;
+
+  insn->id = opcode->id;
+  insn->size = 8;
+
+  /* Extract operands using the instruction as a guide.  */
+  for (p = opcode->normal; *p != '\0';)
+    {
+      if (*p == '%')
+        {
+          if (*(p + 1) == '%')
+            p += 2;
+          else if (strncmp (p, "%dr", 3) == 0)
+            {
+              insn->dst = bpf_extract_dst (word, endian);
+              p += 3;
+            }
+          else if (strncmp (p, "%sr", 3) == 0)
+            {
+              insn->src = bpf_extract_src (word, endian);
+              p += 3;
+            }
+          else if (strncmp (p, "%dw", 3) == 0)
+            {
+              insn->dst = bpf_extract_dst (word, endian);
+              p += 3;
+            }
+          else if (strncmp (p, "%sw", 3) == 0)
+            {
+              insn->src = bpf_extract_src (word, endian);
+              p += 3;
+            }
+          else if (strncmp (p, "%i32", 4) == 0
+                   || strncmp (p, "%d32", 4) == 0)
+
+            {
+              insn->imm32 = bpf_extract_imm32 (word, endian);
+              p += 4;
+            }
+          else if (strncmp (p, "%o16", 4) == 0
+                   || strncmp (p, "%d16", 4) == 0)
+            {
+              insn->offset16 = bpf_extract_offset16 (word, endian);
+              p += 4;
+            }
+          else if (strncmp (p, "%i64", 4) == 0)
+            {
+              bpf_insn_word word2;
+              /* XXX PC + 8 */
+              word2 = bpf_read_insn_word (cpu, pc + 8);
+              insn->imm64 = bpf_extract_imm64 (word, word2, endian);
+              insn->size = 16;
+              p += 4;
+            }
+          else if (strncmp (p, "%w", 2) == 0
+                   || strncmp (p, "%W", 2) == 0)
+            {
+              /* Ignore these templates.  */
+              p += 2;
+            }
+          else
+            /* Malformed opcode template.  */
+            /* XXX ignore unknown tags? */
+            assert (0);
+        }
+      else
+        p += 1;
+    }
+
+  return 1;
+}
+
+\f
+/***** Instruction semantics.  *****/
+
+static void
+bpf_call (SIM_CPU *cpu, int32_t disp32, uint8_t src)
+{
+  /* eBPF supports two kind of CALL instructions: the so called pseudo
+     calls ("bpf to bpf") and external calls ("bpf to helper").
+
+     Both kind of calls use the same instruction (CALL).  However,
+     external calls are constructed by passing a constant argument to
+     the instruction, that identifies the helper, whereas pseudo calls
+     result from expressions involving symbols.
+
+     We distinguish calls from pseudo-calls with the later having a 1
+     stored in the SRC field of the instruction.  */
+
+  if (src == 1)
+    {
+      /* This is a pseudo-call.  */
+
+      /* XXX allocate a new stack frame and transfer control.  For
+         that we need to analyze the target function, like the kernel
+         verifier does.  We better populate a cache
+         (function_start_address -> frame_size) so we avoid
+         calculating this more than once.  But it is easier to just
+         allocate the maximum stack size per stack frame? */
+      /* XXX note that disp32 is PC-relative in number of 64-bit
+         words, _minus one_.  */
+    }
+  else
+    {
+      /* This is a call to a helper.
+         DISP32 contains the helper number.  */
+
+      switch (disp32) {
+        /* case TRACE_PRINTK: */
+        case 7:
+          bpf_trace_printk (cpu);
+          break;
+        default:;
+      }
+    }
+}
+
+static int
+execute (SIM_CPU *cpu, struct bpf_insn *insn)
+{
+  uint64_t next_pc = bpf_pc + insn->size;
+
+/* Displacements in instructions are encoded in number of 64-bit
+   words _minus one_, and not in bytes.  */
+#define DISP(OFFSET) (((OFFSET) + 1) * 8)
+
+/* For debugging.  */
+#define BPF_TRACE(STR)                          \
+  do                                            \
+    {                                           \
+    if (0)                                      \
+      printf ("%s", (STR));                     \
+    }                                           \
+  while (0)
+  
+  switch (insn->id)
+    {
+      /* Instruction to trap to GDB.  */
+    case BPF_INSN_BRKPT:
+      BPF_TRACE ("BPF_INSN_BRKPT\n");
+      sim_engine_halt (CPU_STATE (cpu), cpu,
+                       NULL, bpf_pc, sim_stopped, SIM_SIGTRAP);
+      break;
+      /* ALU instructions.  */
+    case BPF_INSN_ADDR:
+      BPF_TRACE ("BPF_INSN_ADDR\n");
+      bpf_regs[insn->dst] += bpf_regs[insn->src];
+      break;
+    case BPF_INSN_ADDI:
+      BPF_TRACE ("BPF_INSN_ADDI\n");
+      bpf_regs[insn->dst] += insn->imm32;
+      break;
+    case BPF_INSN_SUBR:
+      BPF_TRACE ("BPF_INSN_SUBR\n");
+      bpf_regs[insn->dst] -= bpf_regs[insn->src];
+      break;
+    case BPF_INSN_SUBI:
+      BPF_TRACE ("BPF_INSN_SUBI\n");
+      bpf_regs[insn->dst] -= insn->imm32;
+      break;
+    case BPF_INSN_MULR:
+      BPF_TRACE ("BPF_INSN_MULR\n");
+      bpf_regs[insn->dst] *= bpf_regs[insn->src];
+      break;
+    case BPF_INSN_MULI:
+      BPF_TRACE ("BPF_INSN_MULI\n");
+      bpf_regs[insn->dst] *= insn->imm32;
+      break;
+    case BPF_INSN_DIVR:
+      BPF_TRACE ("BPF_INSN_DIVR\n");
+      if (bpf_regs[insn->src] == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] /= bpf_regs[insn->src];
+      break;
+    case BPF_INSN_DIVI:
+      BPF_TRACE ("BPF_INSN_DIVI\n");
+      if (insn->imm32 == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] /= insn->imm32;
+      break;
+    case BPF_INSN_MODR:
+      BPF_TRACE ("BPF_INSN_MODR\n");
+      if (bpf_regs[insn->src] == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] %= bpf_regs[insn->src];
+      break;
+    case BPF_INSN_MODI:
+      BPF_TRACE ("BPF_INSN_MODI\n");
+      if (insn->imm32 == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] %= insn->imm32;
+      break;
+    case BPF_INSN_ORR:
+      BPF_TRACE ("BPF_INSN_ORR\n");
+      bpf_regs[insn->dst] |= bpf_regs[insn->src];
+      break;
+    case BPF_INSN_ORI:
+      BPF_TRACE ("BPF_INSN_ORI\n");
+      bpf_regs[insn->dst] |= insn->imm32;
+      break;
+    case BPF_INSN_ANDR:
+      BPF_TRACE ("BPF_INSN_ANDR\n");
+      bpf_regs[insn->dst] &= bpf_regs[insn->src];
+      break;
+    case BPF_INSN_ANDI:
+      BPF_TRACE ("BPF_INSN_ANDI\n");
+      bpf_regs[insn->dst] &= insn->imm32;
+      break;
+    case BPF_INSN_XORR:
+      BPF_TRACE ("BPF_INSN_XORR\n");
+      bpf_regs[insn->dst] ^= bpf_regs[insn->src];
+      break;
+    case BPF_INSN_XORI:
+      BPF_TRACE ("BPF_INSN_XORI\n");
+      bpf_regs[insn->dst] ^= insn->imm32;
+      break;
+    case BPF_INSN_SDIVR:
+      BPF_TRACE ("BPF_INSN_SDIVR\n");
+      if (bpf_regs[insn->src] == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (int64_t) bpf_regs[insn->dst] / (int64_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_SDIVI:
+      BPF_TRACE ("BPF_INSN_SDIVI\n");
+      if (insn->imm32 == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (int64_t) bpf_regs[insn->dst] / (int64_t) insn->imm32;
+      break;
+    case BPF_INSN_SMODR:
+      BPF_TRACE ("BPF_INSN_SMODR\n");
+      if (bpf_regs[insn->src] == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (int64_t) bpf_regs[insn->dst] % (int64_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_SMODI:
+      BPF_TRACE ("BPF_INSN_SMODI\n");
+      if (insn->imm32 == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (int64_t) bpf_regs[insn->dst] % (int64_t) insn->imm32;
+      break;
+    case BPF_INSN_NEGR:
+      BPF_TRACE ("BPF_INSN_NEGR\n");
+      bpf_regs[insn->dst] = - (int64_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_NEGI:
+      BPF_TRACE ("BPF_INSN_NEGI\n");
+      bpf_regs[insn->dst] = - (int64_t) insn->imm32;
+      break;
+    case BPF_INSN_LSHR:
+      BPF_TRACE ("BPF_INSN_LSHR\n");
+      bpf_regs[insn->dst] <<= bpf_regs[insn->src];
+      break;
+    case BPF_INSN_LSHI:
+      BPF_TRACE ("BPF_INSN_LSHI\n");
+      bpf_regs[insn->dst] <<= insn->imm32;
+      break;
+    case BPF_INSN_RSHR:
+      BPF_TRACE ("BPF_INSN_RSHR\n");
+      bpf_regs[insn->dst] >>= bpf_regs[insn->src];
+      break;
+    case BPF_INSN_RSHI:
+      BPF_TRACE ("BPF_INSN_RSHI\n");
+      bpf_regs[insn->dst] >>= insn->imm32;
+      break;
+    case BPF_INSN_ARSHR:
+      BPF_TRACE ("BPF_INSN_ARSHR\n");
+      bpf_regs[insn->dst] = (int64_t) bpf_regs[insn->dst] >> bpf_regs[insn->src];
+      break;
+    case BPF_INSN_ARSHI:
+      BPF_TRACE ("BPF_INSN_ARSHI\n");
+      bpf_regs[insn->dst] = (int64_t) bpf_regs[insn->dst] >> insn->imm32;
+      break;
+    case BPF_INSN_MOVR:
+      BPF_TRACE ("BPF_INSN_MOVR\n");
+      bpf_regs[insn->dst] = bpf_regs[insn->src];
+      break;
+    case BPF_INSN_MOVI:
+      BPF_TRACE ("BPF_INSN_MOVI\n");
+      bpf_regs[insn->dst] = insn->imm32;
+      break;
+      /* ALU32 instructions.  */
+    case BPF_INSN_ADD32R:
+      BPF_TRACE ("BPF_INSN_ADD32R\n");
+      bpf_regs[insn->dst] = (int32_t) bpf_regs[insn->dst] + (int32_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_ADD32I:
+      BPF_TRACE ("BPF_INSN_ADD32I\n");
+      bpf_regs[insn->dst] = (int32_t) bpf_regs[insn->dst] + insn->imm32;
+      break;
+    case BPF_INSN_SUB32R:
+      BPF_TRACE ("BPF_INSN_SUB32R\n");
+      bpf_regs[insn->dst] = (int32_t) bpf_regs[insn->dst] - (int32_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_SUB32I:
+      BPF_TRACE ("BPF_INSN_SUB32I\n");
+      bpf_regs[insn->dst] = (int32_t) bpf_regs[insn->dst] - insn->imm32;
+      break;
+    case BPF_INSN_MUL32R:
+      BPF_TRACE ("BPF_INSN_MUL32R\n");
+      bpf_regs[insn->dst] = (int32_t) bpf_regs[insn->dst] * (int32_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_MUL32I:
+      BPF_TRACE ("BPF_INSN_MUL32I\n");
+      bpf_regs[insn->dst] = (int32_t) bpf_regs[insn->dst] * (int32_t) insn->imm32;
+      break;
+    case BPF_INSN_DIV32R:
+      BPF_TRACE ("BPF_INSN_DIV32R\n");
+      if (bpf_regs[insn->src] == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] / (uint32_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_DIV32I:
+      BPF_TRACE ("BPF_INSN_DIV32I\n");
+      if (insn->imm32 == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] / (uint32_t) insn->imm32;
+      break;
+    case BPF_INSN_MOD32R:
+      BPF_TRACE ("BPF_INSN_MOD32R\n");
+      if (bpf_regs[insn->src] == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] % (uint32_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_MOD32I:
+      BPF_TRACE ("BPF_INSN_MOD32I\n");
+      if (insn->imm32 == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] % (uint32_t) insn->imm32;
+      break;
+    case BPF_INSN_OR32R:
+      BPF_TRACE ("BPF_INSN_OR32R\n");
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] | (int32_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_OR32I:
+      BPF_TRACE ("BPF_INSN_OR32I\n");
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] | (int32_t) insn->imm32;
+      break;
+    case BPF_INSN_AND32R:
+      BPF_TRACE ("BPF_INSN_AND32R\n");
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] & (int32_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_AND32I:
+      BPF_TRACE ("BPF_INSN_AND32I\n");
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] & (int32_t) insn->imm32;
+      break;
+    case BPF_INSN_XOR32R:
+      BPF_TRACE ("BPF_INSN_XOR32R\n");
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] ^ (int32_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_XOR32I:
+      BPF_TRACE ("BPF_INSN_XOR32I\n");
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] ^ (int32_t) insn->imm32;
+      break;
+    case BPF_INSN_SDIV32R:
+      BPF_TRACE ("BPF_INSN_SDIV32R\n");
+      if (bpf_regs[insn->src] == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (int32_t) bpf_regs[insn->dst] / (int32_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_SDIV32I:
+      BPF_TRACE ("BPF_INSN_SDIV32I\n");
+      if (insn->imm32 == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (int32_t) bpf_regs[insn->dst] / (int32_t) insn->imm32;
+      break;
+    case BPF_INSN_SMOD32R:
+      BPF_TRACE ("BPF_INSN_SMOD32R\n");
+      if (bpf_regs[insn->src] == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (int32_t) bpf_regs[insn->dst] % (int32_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_SMOD32I:
+      BPF_TRACE ("BPF_INSN_SMOD32I\n");
+      if (insn->imm32 == 0)
+        sim_engine_halt (CPU_STATE (cpu), cpu, NULL, bpf_pc, sim_signalled, SIM_SIGFPE);
+      bpf_regs[insn->dst] = (int32_t) bpf_regs[insn->dst] % (int32_t) insn->imm32;
+      break;
+    case BPF_INSN_NEG32R:
+      BPF_TRACE ("BPF_INSN_NEG32R\n");
+      bpf_regs[insn->dst] = (uint32_t) (- (int32_t) bpf_regs[insn->src]);
+      break;
+    case BPF_INSN_NEG32I:
+      BPF_TRACE ("BPF_INSN_NEG32I\n");
+      bpf_regs[insn->dst] = (uint32_t) - (int32_t) insn->imm32;
+      break;
+    case BPF_INSN_LSH32R:
+      BPF_TRACE ("BPF_INSN_LSH32R\n");
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] << bpf_regs[insn->src];
+      break;
+    case BPF_INSN_LSH32I:
+      BPF_TRACE ("BPF_INSN_LSH32I\n");
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] << insn->imm32;
+      break;
+    case BPF_INSN_RSH32R:
+      BPF_TRACE ("BPF_INSN_RSH32R\n");
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] >> bpf_regs[insn->src];
+      break;
+    case BPF_INSN_RSH32I:
+      BPF_TRACE ("BPF_INSN_RSH32I\n");
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->dst] >> insn->imm32;
+      break;
+    case BPF_INSN_ARSH32R:
+      BPF_TRACE ("BPF_INSN_ARSH32R\n");
+      bpf_regs[insn->dst] = (uint32_t)((int32_t)(uint32_t) bpf_regs[insn->dst] >> bpf_regs[insn->src]);
+      break;
+    case BPF_INSN_ARSH32I:
+      BPF_TRACE ("BPF_INSN_ARSH32I\n");
+      bpf_regs[insn->dst] = (uint32_t)((int32_t)(uint32_t) bpf_regs[insn->dst] >> insn->imm32);
+      break;
+    case BPF_INSN_MOV32R:
+      BPF_TRACE ("BPF_INSN_MOV32R\n");
+      bpf_regs[insn->dst] = (uint32_t) bpf_regs[insn->src];
+      break;
+    case BPF_INSN_MOV32I:
+      BPF_TRACE ("BPF_INSN_MOV32I\n");
+      bpf_regs[insn->dst] = (uint32_t) insn->imm32;
+      break;
+      /* Endianness conversion instructions.  */
+    case BPF_INSN_ENDLE16:
+      BPF_TRACE ("BPF_INSN_ENDLE16\n");
+      bpf_regs[insn->dst] = endian_h2le_2 (endian_t2h_2 (bpf_regs[insn->dst]));
+      break;
+    case BPF_INSN_ENDLE32:
+      BPF_TRACE ("BPF_INSN_ENDLE32\n");
+      bpf_regs[insn->dst] = endian_h2le_4 (endian_t2h_4 (bpf_regs[insn->dst]));
+      break;
+    case BPF_INSN_ENDLE64:
+      BPF_TRACE ("BPF_INSN_ENDLE64\n");
+      bpf_regs[insn->dst] = endian_h2le_8 (endian_t2h_8 (bpf_regs[insn->dst]));
+      break;
+    case BPF_INSN_ENDBE16:
+      BPF_TRACE ("BPF_INSN_ENDBE16\n");
+      bpf_regs[insn->dst] = endian_h2be_2 (endian_t2h_2 (bpf_regs[insn->dst]));
+      break;
+    case BPF_INSN_ENDBE32:
+      BPF_TRACE ("BPF_INSN_ENDBE32\n");
+      bpf_regs[insn->dst] = endian_h2be_4 (endian_t2h_4 (bpf_regs[insn->dst]));
+      break;
+    case BPF_INSN_ENDBE64:
+      BPF_TRACE ("BPF_INSN_ENDBE64\n");
+      bpf_regs[insn->dst] = endian_h2be_8 (endian_t2h_8 (bpf_regs[insn->dst]));
+      break;
+      /* 64-bit load instruction.  */
+    case BPF_INSN_LDDW:
+      BPF_TRACE ("BPF_INSN_LDDW\n");
+      bpf_regs[insn->dst] = insn->imm64;
+      break;
+      /* Indirect load instructions.  */
+    case BPF_INSN_LDINDB:
+      BPF_TRACE ("BPF_INSN_LDINDB\n");
+      bpf_regs[BPF_R0] = bpf_read_u8 (cpu,
+                                      bpf_read_u64 (cpu, bpf_regs[BPF_R6] + skb_data_offset)
+                                      + bpf_regs[insn->src] + insn->imm32);
+      break;
+    case BPF_INSN_LDINDH:
+      BPF_TRACE ("BPF_INSN_LDINDH\n");
+      bpf_regs[BPF_R0] = bpf_read_u16 (cpu,
+                                       bpf_read_u64 (cpu, bpf_regs[BPF_R6] + skb_data_offset)
+                                       + bpf_regs[insn->src] + insn->imm32);
+      break;
+    case BPF_INSN_LDINDW:
+      BPF_TRACE ("BPF_INSN_LDINDW\n");
+      bpf_regs[BPF_R0] = bpf_read_u32 (cpu,
+                                       bpf_read_u64 (cpu, bpf_regs[BPF_R6] + skb_data_offset)
+                                       + bpf_regs[insn->src] + insn->imm32);
+      break;
+    case BPF_INSN_LDINDDW:
+      BPF_TRACE ("BPF_INSN_LDINDDW\n");
+      bpf_regs[BPF_R0] = bpf_read_u64 (cpu,
+                                       bpf_read_u64 (cpu, bpf_regs[BPF_R6] + skb_data_offset)
+                                       + bpf_regs[insn->src] + insn->imm32);
+      break;
+      /* Absolute load instructions.  */
+    case BPF_INSN_LDABSB:
+      BPF_TRACE ("BPF_INSN_LDABSB\n");
+      bpf_regs[BPF_R0] = bpf_read_u8 (cpu,
+                                      bpf_read_u64 (cpu, bpf_regs[BPF_R6] + skb_data_offset)
+                                      + insn->imm32);
+      break;
+    case BPF_INSN_LDABSH:
+      BPF_TRACE ("BPF_INSN_LDABSH\n");
+      bpf_regs[BPF_R0] = bpf_read_u16 (cpu,
+                                       bpf_read_u64 (cpu, bpf_regs[BPF_R6] + skb_data_offset)
+                                       + insn->imm32);
+      break;
+    case BPF_INSN_LDABSW:
+      BPF_TRACE ("BPF_INSN_LDABSW\n");
+      bpf_regs[BPF_R0] = bpf_read_u32 (cpu,
+                                       bpf_read_u64 (cpu, bpf_regs[BPF_R6] + skb_data_offset)
+                                       + insn->imm32);
+      break;
+    case BPF_INSN_LDABSDW:
+      BPF_TRACE ("BPF_INSN_LDABSDW\n");
+      bpf_regs[BPF_R0] = bpf_read_u64 (cpu,
+                                       bpf_read_u64 (cpu, bpf_regs[BPF_R6] + skb_data_offset)
+                                       + insn->imm32);
+      break;
+      /* Generic load instructions (to register.)  */
+    case BPF_INSN_LDXB:
+      BPF_TRACE ("BPF_INSN_LDXB\n");
+      bpf_regs[insn->dst] = (int8_t) bpf_read_u8 (cpu,
+                                                  bpf_regs[insn->src] + insn->offset16);
+      break;
+    case BPF_INSN_LDXH:
+      BPF_TRACE ("BPF_INSN_LDXH\n");
+      bpf_regs[insn->dst] = (int16_t) bpf_read_u16 (cpu,
+                                                    bpf_regs[insn->src] + insn->offset16);
+      break;
+    case BPF_INSN_LDXW:
+      BPF_TRACE ("BPF_INSN_LDXW\n");
+      bpf_regs[insn->dst] = (int32_t) bpf_read_u32 (cpu,
+                                                    bpf_regs[insn->src] + insn->offset16);
+      break;
+    case BPF_INSN_LDXDW:
+      BPF_TRACE ("BPF_INSN_LDXDW\n");
+      bpf_regs[insn->dst] = bpf_read_u64 (cpu,
+                                          bpf_regs[insn->src] + insn->offset16);
+      break;
+      /* Generic store instructions (from register.)  */
+    case BPF_INSN_STXBR:
+      BPF_TRACE ("BPF_INSN_STXBR\n");
+      bpf_write_u8 (cpu,
+                    bpf_regs[insn->dst] + insn->offset16,
+                    bpf_regs[insn->src]);
+      break;
+    case BPF_INSN_STXHR:
+      BPF_TRACE ("BPF_INSN_STXHR\n");
+      bpf_write_u16 (cpu,
+                     bpf_regs[insn->dst] + insn->offset16,
+                     bpf_regs[insn->src]);
+      break;
+    case BPF_INSN_STXWR:
+      BPF_TRACE ("BPF_INSN_STXWR\n");
+      bpf_write_u32 (cpu,
+                     bpf_regs[insn->dst] + insn->offset16,
+                     bpf_regs[insn->src]);
+      break;
+    case BPF_INSN_STXDWR:
+      BPF_TRACE ("BPF_INSN_STXDWR\n");
+      bpf_write_u64 (cpu,
+                     bpf_regs[insn->dst] + insn->offset16,
+                     bpf_regs[insn->src]);
+      break;
+      /* Generic store instructions (from 32-bit immediate.) */
+    case BPF_INSN_STXBI:
+      BPF_TRACE ("BPF_INSN_STXBI\n");
+      bpf_write_u8 (cpu,
+                    bpf_regs[insn->dst] + insn->offset16,
+                    insn->imm32);
+      break;
+    case BPF_INSN_STXHI:
+      BPF_TRACE ("BPF_INSN_STXHI\n");
+      bpf_write_u16 (cpu,
+                     bpf_regs[insn->dst] + insn->offset16,
+                     insn->imm32);
+      break;
+    case BPF_INSN_STXWI:
+      BPF_TRACE ("BPF_INSN_STXWI\n");
+      bpf_write_u32 (cpu,
+                     bpf_regs[insn->dst] + insn->offset16,
+                     insn->imm32);
+      break;
+    case BPF_INSN_STXDWI:
+      BPF_TRACE ("BPF_INSN_STXDWI\n");
+      bpf_write_u64 (cpu,
+                     bpf_regs[insn->dst] + insn->offset16,
+                     insn->imm32);
+      break;
+      /* Compare-and-jump instructions (reg OP reg).  */
+    case BPF_INSN_JAR:
+      BPF_TRACE ("BPF_INSN_JAR\n");
+      next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JEQR:
+      BPF_TRACE ("BPF_INSN_JEQR\n");
+      if (bpf_regs[insn->dst] == bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JGTR:
+      BPF_TRACE ("BPF_INSN_JGTR\n");
+      if (bpf_regs[insn->dst] > bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSGTR:
+      BPF_TRACE ("BPF_INSN_JSGTR\n");
+      if ((int64_t) bpf_regs[insn->dst] > (int64_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JGER:
+      BPF_TRACE ("BPF_INSN_JGER\n");
+      if (bpf_regs[insn->dst] >= bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSGER:
+      BPF_TRACE ("BPF_INSN_JSGER\n");
+      if ((int64_t) bpf_regs[insn->dst] >= (int64_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JLTR:
+      BPF_TRACE ("BPF_INSN_JLTR\n");
+      if (bpf_regs[insn->dst] < bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSLTR:
+      BPF_TRACE ("BPF_INSN_JSLTR\n");
+      if ((int64_t) bpf_regs[insn->dst] < (int64_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JLER:
+      BPF_TRACE ("BPF_INSN_JLER\n");
+      if (bpf_regs[insn->dst] <= bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSLER:
+      BPF_TRACE ("BPF_INSN_JSLER\n");
+      if ((int64_t) bpf_regs[insn->dst] <= (int64_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSETR:
+      BPF_TRACE ("BPF_INSN_JSETR\n");
+      if (bpf_regs[insn->dst] & bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JNER:
+      BPF_TRACE ("BPF_INSN_JNER\n");
+      if (bpf_regs[insn->dst] != bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_CALLR:
+      BPF_TRACE ("BPF_INSN_CALLR\n");
+      bpf_call (cpu, DISP (bpf_regs[insn->dst]), insn->src);
+      break;
+    case BPF_INSN_CALL:
+      BPF_TRACE ("BPF_INSN_CALL\n");
+      bpf_call (cpu, insn->imm32, insn->src);
+      break;
+    case BPF_INSN_EXIT:
+      BPF_TRACE ("BPF_INSN_EXIT\n");
+      {
+        SIM_DESC sd = CPU_STATE (cpu);
+        printf ("exit %" PRId64 " (0x%" PRIx64 ")\n",
+                bpf_regs[BPF_R0], bpf_regs[BPF_R0]);
+        sim_engine_halt (sd, cpu, NULL, bpf_pc,
+                         sim_exited, 0 /* sigrc */);
+        break;
+      }
+      /* Compare-and-jump instructions (reg OP imm).  */
+    case BPF_INSN_JEQI:
+      BPF_TRACE ("BPF_INSN_JEQI\n");
+      if (bpf_regs[insn->dst] == insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JGTI:
+      BPF_TRACE ("BPF_INSN_JGTI\n");
+      if (bpf_regs[insn->dst] > insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSGTI:
+      BPF_TRACE ("BPF_INSN_JSGTI\n");
+      if ((int64_t) bpf_regs[insn->dst] > insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JGEI:
+      BPF_TRACE ("BPF_INSN_JGEI\n");
+      if (bpf_regs[insn->dst] >= insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSGEI:
+      BPF_TRACE ("BPF_INSN_JSGEI\n");
+      if ((int64_t) bpf_regs[insn->dst] >= (int64_t) insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JLTI:
+      BPF_TRACE ("BPF_INSN_JLTI\n");
+      if (bpf_regs[insn->dst] < insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSLTI:
+      BPF_TRACE ("BPF_INSN_JSLTI\n");
+      if ((int64_t) bpf_regs[insn->dst] < (int64_t) insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JLEI:
+      BPF_TRACE ("BPF_INSN_JLEI\n");
+      if (bpf_regs[insn->dst] <= insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSLEI:
+      BPF_TRACE ("BPF_INSN_JSLEI\n");
+      if ((int64_t) bpf_regs[insn->dst] <= (int64_t) insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSETI:
+      BPF_TRACE ("BPF_INSN_JSETI\n");
+      if (bpf_regs[insn->dst] & insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JNEI:
+      BPF_TRACE ("BPF_INSN_JNEI\n");
+      if (bpf_regs[insn->dst] != insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+      /* 32-bit compare-and-jump instructions (reg OP reg).  */
+    case BPF_INSN_JEQ32R:
+      BPF_TRACE ("BPF_INSN_JEQ32R\n");
+      if ((uint32_t) bpf_regs[insn->dst] == (uint32_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JGT32R:
+      BPF_TRACE ("BPF_INSN_JGT32R\n");
+      if ((uint32_t) bpf_regs[insn->dst] > (uint32_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSGT32R:
+      BPF_TRACE ("BPF_INSN_JSGT32R\n");
+      if ((int32_t) bpf_regs[insn->dst] > (int32_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JGE32R:
+      BPF_TRACE ("BPF_INSN_JGE32R\n");
+      if ((uint32_t) bpf_regs[insn->dst] >= (uint32_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSGE32R:
+      BPF_TRACE ("BPF_INSN_JSGE32R\n");
+      if ((int32_t) bpf_regs[insn->dst] >= (int32_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JLT32R:
+      BPF_TRACE ("BPF_INSN_JLT32R\n");
+      if ((uint32_t) bpf_regs[insn->dst] < (uint32_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSLT32R:
+      BPF_TRACE ("BPF_INSN_JSLT32R\n");
+      if ((int32_t) bpf_regs[insn->dst] < (int32_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JLE32R:
+      BPF_TRACE ("BPF_INSN_JLE32R\n");
+      if ((uint32_t) bpf_regs[insn->dst] <= (uint32_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSLE32R:
+      BPF_TRACE ("BPF_INSN_JSLE32R\n");
+      if ((int32_t) bpf_regs[insn->dst] <= (int32_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSET32R:
+      BPF_TRACE ("BPF_INSN_JSET32R\n");
+      if ((uint32_t) bpf_regs[insn->dst] & (uint32_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JNE32R:
+      BPF_TRACE ("BPF_INSN_JNE32R\n");
+      if ((uint32_t) bpf_regs[insn->dst] != (uint32_t) bpf_regs[insn->src])
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+      /* 32-bit compare-and-jump instructions (reg OP imm).  */
+    case BPF_INSN_JEQ32I:
+      BPF_TRACE ("BPF_INSN_JEQ32I\n");
+      if ((uint32_t) bpf_regs[insn->dst] == insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JGT32I:
+      BPF_TRACE ("BPF_INSN_JGT32I\n");
+      if ((uint32_t) bpf_regs[insn->dst] > insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSGT32I:
+      BPF_TRACE ("BPF_INSN_JSGT32I\n");
+      if ((int32_t) bpf_regs[insn->dst] > insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JGE32I:
+      BPF_TRACE ("BPF_INSN_JGE32I\n");
+      if ((uint32_t) bpf_regs[insn->dst] >= insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSGE32I:
+      BPF_TRACE ("BPF_INSN_JSGE32I\n");
+      if ((int32_t) bpf_regs[insn->dst] >= (int32_t) insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JLT32I:
+      BPF_TRACE ("BPF_INSN_JLT32I\n");
+      if ((uint32_t) bpf_regs[insn->dst] < insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSLT32I:
+      BPF_TRACE ("BPF_INSN_JSLT32I\n");
+      if ((int32_t) bpf_regs[insn->dst] < (int32_t) insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JLE32I:
+      BPF_TRACE ("BPF_INSN_JLE32I\n");
+      if ((uint32_t) bpf_regs[insn->dst] <= insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSLE32I:
+      BPF_TRACE ("BPF_INSN_JSLE32I\n");
+      if ((int32_t) bpf_regs[insn->dst] <= (int32_t) insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JSET32I:
+      BPF_TRACE ("BPF_INSN_JSET32I\n");
+      if ((uint32_t) bpf_regs[insn->dst] & insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+    case BPF_INSN_JNE32I:
+      BPF_TRACE ("BPF_INSN_JNE32I\n");
+      if ((uint32_t) bpf_regs[insn->dst] != insn->imm32)
+        next_pc = bpf_pc + DISP (insn->offset16);
+      break;
+      /* Atomic instructions.  */
+    case BPF_INSN_AADD:
+      BPF_TRACE ("BPF_INSN_AADD\n");
+      bpf_write_u64 (cpu,
+                     bpf_regs[insn->dst] + insn->offset16,
+                     bpf_read_u64 (cpu, bpf_regs[insn->dst] + insn->offset16)
+                     + bpf_regs[insn->src]);
+      break;
+    case BPF_INSN_AADD32:
+      BPF_TRACE ("BPF_INSN_AADD32\n");
+      bpf_write_u32 (cpu,
+                     bpf_regs[insn->dst] + insn->offset16,
+                     (int32_t) bpf_read_u32 (cpu, bpf_regs[insn->dst] + insn->offset16)
+                     + bpf_regs[insn->src]);
+      break;
+      /* XXX Atomic instructions with fetching.  */
+    default: /* XXX */
+    case BPF_NOINSN:
+      BPF_TRACE ("BPF_NOINSN\n");
+      return 0;
+      break;
+    }
+
+  /* Set new PC.  */
+  bpf_pc = next_pc;
+
+  return 1;
+}
+
+/* Entry points.  */
+
+SIM_RC
+sim_create_inferior (SIM_DESC sd, struct bfd *abfd,
+                     char * const *argv, char * const *env)
+{
+  SIM_CPU *cpu = STATE_CPU (sd, 0);
+  host_callback *cb = STATE_CALLBACK (sd);
+  bfd_vma addr;
+
+  /* Determine the start address.
+
+     XXX acknowledge bpf_program_section.  If it is NULL, emit a
+     warning explaining that we are using the ELF file start address,
+     which often is not what is actually wanted.  */
+  if (abfd != NULL)
+    addr = bfd_get_start_address (abfd);
+  else
+    addr = 0;
+
+  sim_pc_set (cpu, addr);
+
+  return SIM_RC_OK;
+}
+
+/* Like sim_state_free, but free the cpu buffers as well.  */
+
+static void
+bpf_free_state (SIM_DESC sd)
+{
+  if (STATE_MODULES (sd) != NULL)
+    sim_module_uninstall (sd);
+
+  sim_cpu_free_all (sd);
+  sim_state_free (sd);
+}
+
+/* Create an instance of the simulator.  */
+
+SIM_DESC
+sim_open (SIM_OPEN_KIND kind, host_callback *cb,
+          struct bfd *abfd, char * const *argv)
+{
+  SIM_DESC sd = sim_state_alloc_extra (kind, cb, sizeof (struct bpf_sim_state));
+  SIM_ASSERT (STATE_MAGIC (sd) == SIM_MAGIC_NUMBER);
+
+  /* Set default options before parsing user options.  */
+  current_target_byte_order = BFD_ENDIAN_LITTLE;
+
+  if (sim_cpu_alloc_all_extra (sd, 0, sizeof (struct bpf_sim_state)) != SIM_RC_OK)
+    goto error;
+
+  if (sim_pre_argv_init (sd, argv[0]) != SIM_RC_OK)
+    goto error;
+
+  /* Add the BPF-specific option list to the simulator.  */
+  if (sim_add_option_table (sd, NULL, bpf_options) != SIM_RC_OK)
+    {
+      bpf_free_state (sd);
+      return 0;
+    }
+
+  /* The parser will print an error message for us, so we silently return.  */
+  if (sim_parse_args (sd, argv) != SIM_RC_OK)
+    goto error;
+
+  /* Check for/establish the a reference program image.  */
+  if (sim_analyze_program (sd, STATE_PROG_FILE (sd), abfd) != SIM_RC_OK)
+    goto error;
+
+  /* Configure/verify the target byte order and other runtime
+     configuration options.  */
+  if (sim_config (sd) != SIM_RC_OK)
+    goto error;
+
+  if (sim_post_argv_init (sd) != SIM_RC_OK)
+    goto error;
+
+  /* Initialize properties of the simulated CPU.  */
+
+  assert (MAX_NR_PROCESSORS == 1);
+  {
+    SIM_CPU *cpu = STATE_CPU (sd, i);
+
+    cpu = STATE_CPU (sd, 0);
+    CPU_PC_FETCH (cpu) = bpf_pc_get;
+    CPU_PC_STORE (cpu) = bpf_pc_set;
+    CPU_REG_FETCH (cpu) = bpf_reg_get;
+    CPU_REG_STORE (cpu) = bpf_reg_set;
+  }
+
+  return sd;
+
+ error:
+      bpf_free_state (sd);
+      return NULL;
+}
+
+void
+sim_engine_run (SIM_DESC sd,
+                int next_cpu_nr ATTRIBUTE_UNUSED,
+                int nr_cpus ATTRIBUTE_UNUSED,
+                int siggnal ATTRIBUTE_UNUSED)
+{
+  SIM_CPU *cpu = STATE_CPU (sd, 0);
+  struct bpf_insn insn;
+
+  while (1)
+    {
+      if (!decode (cpu, bpf_pc, &insn))
+        {
+          sim_io_eprintf (sd, "couldn't decode instruction at PC 0x%" PRIx64 "\n",
+                          bpf_pc);
+          break;
+        }
+
+      if (!execute (cpu, &insn))
+        {
+          sim_io_eprintf (sd, "couldn' execute instruction at PC 0x%" PRIx64 "\n",
+                          bpf_pc);
+          break;
+        }
+    }
+}
index b58173c9cd95443eab7be92d35418db4913d7af4..f8579f40d3c446a50d51f8844dd64a4ee0f2749a 100644 (file)
@@ -1,5 +1,7 @@
-/* eBPF simulator support code header
-   Copyright (C) 2020-2023 Free Software Foundation, Inc.
+/* BPF simulator support code header
+   Copyright (C) 2023 Free Software Foundation, Inc.
+
+   Contributed by Oracle Inc.
 
    This file is part of GDB, the GNU debugger.
 
 #ifndef BPF_SIM_H
 #define BPF_SIM_H
 
-void bpfbf_insn_before (sim_cpu* current_cpu, SEM_PC vpc, const IDESC *idesc);
-void bpfbf_insn_after (sim_cpu* current_cpu, SEM_PC vpc, const IDESC *idesc);
+/* The following struct determines the state of the simulator.  */
+
+struct bpf_sim_state
+{
+
+};
 
-DI bpfbf_endbe (SIM_CPU *, DI, UINT);
-DI bpfbf_endle (SIM_CPU *, DI, UINT);
-DI bpfbf_skb_data_offset (SIM_CPU *);
-VOID bpfbf_call (SIM_CPU *, INT, UINT);
-VOID bpfbf_exit (SIM_CPU *);
+#define BPF_SIM_STATE(sd) ((struct bpf_sim_state *) STATE_ARCH_DATA (sd))
 
 #endif /* ! BPF_SIM_H */
diff --git a/sim/bpf/bpf.c b/sim/bpf/bpf.c
deleted file mode 100644 (file)
index 212952a..0000000
+++ /dev/null
@@ -1,329 +0,0 @@
-/* eBPF simulator support code
-   Copyright (C) 2020-2023 Free Software Foundation, Inc.
-
-   This file is part of GDB, the GNU debugger.
-
-   This program is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3 of the License, or
-   (at your option) any later version.
-
-   This program is distributed in the hope that it will be useful,
-   but WITHOUT ANY WARRANTY; without even the implied warranty of
-   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
-   GNU General Public License for more details.
-
-   You should have received a copy of the GNU General Public License
-   along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
-
-/* This must come before any other includes.  */
-#include "defs.h"
-
-#define WANT_CPU_BPFBF
-#define WANT_CPU bpfbf
-
-#include "sim-main.h"
-#include "sim-fpu.h"
-#include "sim-signal.h"
-#include "cgen-mem.h"
-#include "cgen-ops.h"
-#include "cpuall.h"
-#include "decode.h"
-
-#include "decode-be.h"
-#include "decode-le.h"
-
-#include "defs-le.h"  /* For SCACHE */
-#include "bpf-helpers.h"
-
-uint64_t skb_data_offset;
-
-IDESC *bpf_idesc_le;
-IDESC *bpf_idesc_be;
-
-
-int
-bpfbf_fetch_register (SIM_CPU *current_cpu,
-                      int rn,
-                      void *buf,
-                      int len)
-{
-  if (rn == 11)
-    SETTDI (buf, CPU_PC_GET (current_cpu));
-  else if (0 <= rn && rn < 10)
-    SETTDI (buf, GET_H_GPR (rn));
-  else
-    return 0;
-
-  return len;
-}
-
-int
-bpfbf_store_register (SIM_CPU *current_cpu,
-                      int rn,
-                      const void *buf,
-                      int len)
-{
-  if (rn == 11)
-    CPU_PC_SET (current_cpu, GETTDI (buf));
-  else if (0 <= rn && rn < 10)
-    SET_H_GPR (rn, GETTDI (buf));
-  else
-    return 0;
-
-  return len;
-}
-
-void
-bpfbf_model_insn_before (SIM_CPU *current_cpu, int first_p)
-{
-  /* XXX */
-}
-
-void
-bpfbf_model_insn_after (SIM_CPU *current_cpu, int first_p, int cycles)
-{
-  /* XXX */
-}
-
-\f
-/***** Instruction helpers.  *****/
-
-/* The semantic routines for most instructions are expressed in RTL in
-   the cpu/bpf.cpu file, and automatically translated to C in the
-   sem-*.c files in this directory.
-
-   However, some of the semantic routines make use of helper C
-   functions.  This happens when the semantics of the instructions
-   can't be expressed in RTL alone in a satisfactory way, or not at
-   all.
-
-   The following functions implement these C helpers. */
-
-DI
-bpfbf_endle (SIM_CPU *current_cpu, DI value, UINT bitsize)
-{
-  switch (bitsize)
-    {
-      case 16: return endian_h2le_2(endian_t2h_2(value));
-      case 32: return endian_h2le_4(endian_t2h_4(value));
-      case 64: return endian_h2le_8(endian_t2h_8(value));
-      default: assert(0);
-    }
-  return value;
-}
-
-DI
-bpfbf_endbe (SIM_CPU *current_cpu, DI value, UINT bitsize)
-{
-  switch (bitsize)
-    {
-      case 16: return endian_h2be_2(endian_t2h_2(value));
-      case 32: return endian_h2be_4(endian_t2h_4(value));
-      case 64: return endian_h2be_8(endian_t2h_8(value));
-      default: assert(0);
-    }
-  return value;
-}
-
-DI
-bpfbf_skb_data_offset (SIM_CPU *current_cpu)
-{
-  /* Simply return the user-configured value.
-     This will be 0 if it has not been set. */
-  return skb_data_offset;
-}
-
-
-VOID
-bpfbf_call (SIM_CPU *current_cpu, INT disp32, UINT src)
-{
-  /* eBPF supports two kind of CALL instructions: the so called pseudo
-     calls ("bpf to bpf") and external calls ("bpf to helper").
-
-     Both kind of calls use the same instruction (CALL).  However,
-     external calls are constructed by passing a constant argument to
-     the instruction, that identifies the helper, whereas pseudo calls
-     result from expressions involving symbols.
-
-     We distinguish calls from pseudo-calls with the later having a 1
-     stored in the SRC field of the instruction.  */
-
-  if (src == 1)
-    {
-      /* This is a pseudo-call.  */
-
-      /* XXX allocate a new stack frame and transfer control.  For
-         that we need to analyze the target function, like the kernel
-         verifier does.  We better populate a cache
-         (function_start_address -> frame_size) so we avoid
-         calculating this more than once.  */
-      /* XXX note that disp32 is PC-relative in number of 64-bit
-         words, _minus one_.  */
-    }
-  else
-    {
-      /* This is a call to a helper.
-
-         DISP32 contains the helper number.  Dispatch to the
-         corresponding helper emulator in bpf-helpers.c.  */
-
-      switch (disp32) {
-        /* case TRACE_PRINTK: */
-        case 7:
-          bpf_trace_printk (current_cpu);
-          break;
-        default:;
-      }
-    }
-}
-
-VOID
-bpfbf_exit (SIM_CPU *current_cpu)
-{
-  SIM_DESC sd = CPU_STATE (current_cpu);
-
-  /*  r0 holds "return code" */
-  DI r0 = GET_H_GPR (0);
-
-  printf ("exit %" PRId64 " (0x%" PRIx64 ")\n", r0, r0);
-
-  sim_engine_halt (sd, current_cpu, NULL, CPU_PC_GET (current_cpu),
-                   sim_exited, 0 /* sigrc */);
-}
-
-VOID
-bpfbf_breakpoint (SIM_CPU *current_cpu)
-{
-  SIM_DESC sd = CPU_STATE (current_cpu);
-
-  sim_engine_halt (sd, current_cpu, NULL, CPU_PC_GET (current_cpu),
-                   sim_stopped, SIM_SIGTRAP);
-}
-
-/* We use the definitions below instead of the cgen-generated model.c,
-   because the later is not really able to work with cpus featuring
-   several ISAs.  This should be fixed in CGEN.  */
-
-static void
-bpf_def_model_init (SIM_CPU *cpu)
-{
-  /* Do nothing.  */
-}
-
-static void
-bpfbf_prepare_run (SIM_CPU *cpu)
-{
-  /* Nothing.  */
-}
-
-static void
-bpf_engine_run_full (SIM_CPU *cpu)
-{
-  if (CURRENT_TARGET_BYTE_ORDER == BFD_ENDIAN_LITTLE)
-    {
-      if (!bpf_idesc_le)
-        {
-          bpfbf_ebpfle_init_idesc_table (cpu);
-          bpf_idesc_le = CPU_IDESC (cpu);
-        }
-      else
-        CPU_IDESC (cpu) = bpf_idesc_le;
-
-      bpfbf_ebpfle_engine_run_full (cpu);
-    }
-  else
-    {
-      if (!bpf_idesc_be)
-        {
-          bpfbf_ebpfbe_init_idesc_table (cpu);
-          bpf_idesc_be = CPU_IDESC (cpu);
-        }
-      else
-        CPU_IDESC (cpu) = bpf_idesc_be;
-
-      bpfbf_ebpfbe_engine_run_full (cpu);
-    }
-}
-
-#if WITH_FAST
-
-void
-bpf_engine_run_fast (SIM_CPU *cpu)
-{
-  if (CURRENT_TARGET_BYTE_ORDER == BFD_ENDIAN_LITTLE)
-    {
-      if (!bpf_idesc_le)
-        {
-          bpfbf_ebpfle_init_idesc_table (cpu);
-          bpf_idesc_le = CPU_IDESC (cpu);
-        }
-      else
-        CPU_IDESC (cpu) = bpf_idesc_le;
-
-      bpfbf_ebpfle_engine_run_fast (cpu);
-    }
-  else
-    {
-      if (!bpf_idesc_be)
-        {
-          bpfbf_ebpfbe_init_idesc_table (cpu);
-          bpf_idesc_be = CPU_IDESC (cpu);
-        }
-      else
-        CPU_IDESC (cpu) = bpf_idesc_be;
-
-      bpfbf_ebpfbe_engine_run_fast (cpu);
-    }
-}
-
-#endif /* WITH_FAST */
-
-static const CGEN_INSN *
-bpfbf_get_idata (SIM_CPU *cpu, int inum)
-{
-  return CPU_IDESC (cpu) [inum].idata;
-}
-
-static void
-bpf_init_cpu (SIM_CPU *cpu)
-{
-  CPU_REG_FETCH (cpu) = bpfbf_fetch_register;
-  CPU_REG_STORE (cpu) = bpfbf_store_register;
-  CPU_PC_FETCH (cpu) = bpfbf_h_pc_get;
-  CPU_PC_STORE (cpu) = bpfbf_h_pc_set;
-  CPU_GET_IDATA (cpu) = bpfbf_get_idata;
-  /* Only used by profiling.  0 disables it. */
-  CPU_MAX_INSNS (cpu) = 0;
-  CPU_INSN_NAME (cpu) = cgen_insn_name;
-  CPU_FULL_ENGINE_FN (cpu) = bpf_engine_run_full;
-#if WITH_FAST
-  CPU_FAST_ENGINE_FN (cpu) = bpf_engine_run_fast;
-#else
-  CPU_FAST_ENGINE_FN (cpu) = bpf_engine_run_full;
-#endif
-}
-
-static const SIM_MODEL bpf_models[] =
-{
- { "bpf-def", & bpf_mach, MODEL_BPF_DEF, NULL, bpf_def_model_init },
- { 0 }
-};
-
-static const SIM_MACH_IMP_PROPERTIES bpfbf_imp_properties =
-{
-  sizeof (SIM_CPU),
-#if WITH_SCACHE
-  sizeof (SCACHE)
-#else
-  0
-#endif
-};
-
-const SIM_MACH bpf_mach =
-{
-  "bpf", "bpf", MACH_BPF,
-  32, 32, & bpf_models[0], & bpfbf_imp_properties,
-  bpf_init_cpu,
-  bpfbf_prepare_run
-};
diff --git a/sim/bpf/cpu.c b/sim/bpf/cpu.c
deleted file mode 100644 (file)
index 126aeb1..0000000
+++ /dev/null
@@ -1,61 +0,0 @@
-/* Misc. support for CPU family bpfbf.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#define WANT_CPU bpfbf
-#define WANT_CPU_BPFBF
-
-#include "sim-main.h"
-#include "cgen-ops.h"
-
-/* Get the value of h-gpr.  */
-
-DI
-bpfbf_h_gpr_get (SIM_CPU *current_cpu, UINT regno)
-{
-  return CPU (h_gpr[regno]);
-}
-
-/* Set a value for h-gpr.  */
-
-void
-bpfbf_h_gpr_set (SIM_CPU *current_cpu, UINT regno, DI newval)
-{
-  CPU (h_gpr[regno]) = newval;
-}
-
-/* Get the value of h-pc.  */
-
-UDI
-bpfbf_h_pc_get (SIM_CPU *current_cpu)
-{
-  return GET_H_PC ();
-}
-
-/* Set a value for h-pc.  */
-
-void
-bpfbf_h_pc_set (SIM_CPU *current_cpu, UDI newval)
-{
-  SET_H_PC (newval);
-}
diff --git a/sim/bpf/cpu.h b/sim/bpf/cpu.h
deleted file mode 100644 (file)
index d30da6c..0000000
+++ /dev/null
@@ -1,81 +0,0 @@
-/* CPU family header for bpfbf.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#ifndef CPU_BPFBF_H
-#define CPU_BPFBF_H
-
-/* Maximum number of instructions that are fetched at a time.
-   This is for LIW type instructions sets (e.g. m32r).  */
-#define MAX_LIW_INSNS 1
-
-/* Maximum number of instructions that can be executed in parallel.  */
-#define MAX_PARALLEL_INSNS 1
-
-/* The size of an "int" needed to hold an instruction word.
-   This is usually 32 bits, but some architectures needs 64 bits.  */
-typedef CGEN_INSN_LGUINT CGEN_INSN_WORD;
-
-#include "cgen-engine.h"
-
-/* CPU state information.  */
-typedef struct {
-  /* Hardware elements.  */
-  struct {
-  /* General Purpose Registers */
-  DI h_gpr[16];
-#define GET_H_GPR(a1) CPU (h_gpr)[a1]
-#define SET_H_GPR(a1, x) (CPU (h_gpr)[a1] = (x))
-  /* program counter */
-  UDI h_pc;
-#define GET_H_PC() CPU (h_pc)
-#define SET_H_PC(x) \
-do { \
-CPU (h_pc) = (x);\
-;} while (0)
-  } hardware;
-#define CPU_CGEN_HW(cpu) (& BPF_SIM_CPU (cpu)->cpu_data.hardware)
-} BPFBF_CPU_DATA;
-
-/* Cover fns for register access.  */
-DI bpfbf_h_gpr_get (SIM_CPU *, UINT);
-void bpfbf_h_gpr_set (SIM_CPU *, UINT, DI);
-UDI bpfbf_h_pc_get (SIM_CPU *);
-void bpfbf_h_pc_set (SIM_CPU *, UDI);
-
-/* These must be hand-written.  */
-extern CPUREG_FETCH_FN bpfbf_fetch_register;
-extern CPUREG_STORE_FN bpfbf_store_register;
-
-typedef struct {
-  int empty;
-} MODEL_BPF_DEF_DATA;
-
-/* Collection of various things for the trace handler to use.  */
-
-typedef struct trace_record {
-  IADDR pc;
-  /* FIXME:wip */
-} TRACE_RECORD;
-
-#endif /* CPU_BPFBF_H */
diff --git a/sim/bpf/cpuall.h b/sim/bpf/cpuall.h
deleted file mode 100644 (file)
index cb36d46..0000000
+++ /dev/null
@@ -1,65 +0,0 @@
-/* Simulator CPU header for bpf.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#ifndef BPF_CPUALL_H
-#define BPF_CPUALL_H
-
-/* Include files for each cpu family.  */
-
-#ifdef WANT_CPU_BPFBF
-#include "eng.h"
-#include "cpu.h"
-#include "decode.h"
-#endif
-
-extern const SIM_MACH bpf_mach;
-
-#ifndef WANT_CPU
-/* The ARGBUF struct.  */
-struct argbuf {
-  /* These are the baseclass definitions.  */
-  IADDR addr;
-  const IDESC *idesc;
-  char trace_p;
-  char profile_p;
-  /* ??? Temporary hack for skip insns.  */
-  char skip_count;
-  char unused;
-  /* cpu specific data follows */
-};
-#endif
-
-#ifndef WANT_CPU
-/* A cached insn.
-
-   ??? SCACHE used to contain more than just argbuf.  We could delete the
-   type entirely and always just use ARGBUF, but for future concerns and as
-   a level of abstraction it is left in.  */
-
-struct scache {
-  struct argbuf argbuf;
-};
-#endif
-
-#endif /* BPF_CPUALL_H */
diff --git a/sim/bpf/decode-be.c b/sim/bpf/decode-be.c
deleted file mode 100644 (file)
index 8037900..0000000
+++ /dev/null
@@ -1,1131 +0,0 @@
-/* Simulator instruction decoder for bpfbf_ebpfbe.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#define WANT_CPU bpfbf
-#define WANT_CPU_BPFBF
-
-#include "sim-main.h"
-#include "sim-assert.h"
-#include "cgen-mem.h"
-#include "cgen-ops.h"
-
-/* The instruction descriptor array.
-   This is computed at runtime.  Space for it is not malloc'd to save a
-   teensy bit of cpu in the decoder.  Moving it to malloc space is trivial
-   but won't be done until necessary (we don't currently support the runtime
-   addition of instructions nor an SMP machine with different cpus).  */
-static IDESC bpfbf_ebpfbe_insn_data[BPFBF_EBPFBE_INSN__MAX];
-
-/* Commas between elements are contained in the macros.
-   Some of these are conditionally compiled out.  */
-
-static const struct insn_sem bpfbf_ebpfbe_insn_sem[] =
-{
-  { VIRTUAL_INSN_X_INVALID, BPFBF_EBPFBE_INSN_X_INVALID, BPFBF_EBPFBE_SFMT_EMPTY },
-  { VIRTUAL_INSN_X_AFTER, BPFBF_EBPFBE_INSN_X_AFTER, BPFBF_EBPFBE_SFMT_EMPTY },
-  { VIRTUAL_INSN_X_BEFORE, BPFBF_EBPFBE_INSN_X_BEFORE, BPFBF_EBPFBE_SFMT_EMPTY },
-  { VIRTUAL_INSN_X_CTI_CHAIN, BPFBF_EBPFBE_INSN_X_CTI_CHAIN, BPFBF_EBPFBE_SFMT_EMPTY },
-  { VIRTUAL_INSN_X_CHAIN, BPFBF_EBPFBE_INSN_X_CHAIN, BPFBF_EBPFBE_SFMT_EMPTY },
-  { VIRTUAL_INSN_X_BEGIN, BPFBF_EBPFBE_INSN_X_BEGIN, BPFBF_EBPFBE_SFMT_EMPTY },
-  { BPF_INSN_ADDIBE, BPFBF_EBPFBE_INSN_ADDIBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_ADDRBE, BPFBF_EBPFBE_INSN_ADDRBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_ADD32IBE, BPFBF_EBPFBE_INSN_ADD32IBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_ADD32RBE, BPFBF_EBPFBE_INSN_ADD32RBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_SUBIBE, BPFBF_EBPFBE_INSN_SUBIBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_SUBRBE, BPFBF_EBPFBE_INSN_SUBRBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_SUB32IBE, BPFBF_EBPFBE_INSN_SUB32IBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_SUB32RBE, BPFBF_EBPFBE_INSN_SUB32RBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_MULIBE, BPFBF_EBPFBE_INSN_MULIBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_MULRBE, BPFBF_EBPFBE_INSN_MULRBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_MUL32IBE, BPFBF_EBPFBE_INSN_MUL32IBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_MUL32RBE, BPFBF_EBPFBE_INSN_MUL32RBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_DIVIBE, BPFBF_EBPFBE_INSN_DIVIBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_DIVRBE, BPFBF_EBPFBE_INSN_DIVRBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_DIV32IBE, BPFBF_EBPFBE_INSN_DIV32IBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_DIV32RBE, BPFBF_EBPFBE_INSN_DIV32RBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_ORIBE, BPFBF_EBPFBE_INSN_ORIBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_ORRBE, BPFBF_EBPFBE_INSN_ORRBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_OR32IBE, BPFBF_EBPFBE_INSN_OR32IBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_OR32RBE, BPFBF_EBPFBE_INSN_OR32RBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_ANDIBE, BPFBF_EBPFBE_INSN_ANDIBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_ANDRBE, BPFBF_EBPFBE_INSN_ANDRBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_AND32IBE, BPFBF_EBPFBE_INSN_AND32IBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_AND32RBE, BPFBF_EBPFBE_INSN_AND32RBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_LSHIBE, BPFBF_EBPFBE_INSN_LSHIBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_LSHRBE, BPFBF_EBPFBE_INSN_LSHRBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_LSH32IBE, BPFBF_EBPFBE_INSN_LSH32IBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_LSH32RBE, BPFBF_EBPFBE_INSN_LSH32RBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_RSHIBE, BPFBF_EBPFBE_INSN_RSHIBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_RSHRBE, BPFBF_EBPFBE_INSN_RSHRBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_RSH32IBE, BPFBF_EBPFBE_INSN_RSH32IBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_RSH32RBE, BPFBF_EBPFBE_INSN_RSH32RBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_MODIBE, BPFBF_EBPFBE_INSN_MODIBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_MODRBE, BPFBF_EBPFBE_INSN_MODRBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_MOD32IBE, BPFBF_EBPFBE_INSN_MOD32IBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_MOD32RBE, BPFBF_EBPFBE_INSN_MOD32RBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_XORIBE, BPFBF_EBPFBE_INSN_XORIBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_XORRBE, BPFBF_EBPFBE_INSN_XORRBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_XOR32IBE, BPFBF_EBPFBE_INSN_XOR32IBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_XOR32RBE, BPFBF_EBPFBE_INSN_XOR32RBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_ARSHIBE, BPFBF_EBPFBE_INSN_ARSHIBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_ARSHRBE, BPFBF_EBPFBE_INSN_ARSHRBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_ARSH32IBE, BPFBF_EBPFBE_INSN_ARSH32IBE, BPFBF_EBPFBE_SFMT_ADDIBE },
-  { BPF_INSN_ARSH32RBE, BPFBF_EBPFBE_INSN_ARSH32RBE, BPFBF_EBPFBE_SFMT_ADDRBE },
-  { BPF_INSN_NEGBE, BPFBF_EBPFBE_INSN_NEGBE, BPFBF_EBPFBE_SFMT_NEGBE },
-  { BPF_INSN_NEG32BE, BPFBF_EBPFBE_INSN_NEG32BE, BPFBF_EBPFBE_SFMT_NEGBE },
-  { BPF_INSN_MOVIBE, BPFBF_EBPFBE_INSN_MOVIBE, BPFBF_EBPFBE_SFMT_MOVIBE },
-  { BPF_INSN_MOVRBE, BPFBF_EBPFBE_INSN_MOVRBE, BPFBF_EBPFBE_SFMT_MOVRBE },
-  { BPF_INSN_MOV32IBE, BPFBF_EBPFBE_INSN_MOV32IBE, BPFBF_EBPFBE_SFMT_MOVIBE },
-  { BPF_INSN_MOV32RBE, BPFBF_EBPFBE_INSN_MOV32RBE, BPFBF_EBPFBE_SFMT_MOVRBE },
-  { BPF_INSN_ENDLEBE, BPFBF_EBPFBE_INSN_ENDLEBE, BPFBF_EBPFBE_SFMT_ENDLEBE },
-  { BPF_INSN_ENDBEBE, BPFBF_EBPFBE_INSN_ENDBEBE, BPFBF_EBPFBE_SFMT_ENDLEBE },
-  { BPF_INSN_LDDWBE, BPFBF_EBPFBE_INSN_LDDWBE, BPFBF_EBPFBE_SFMT_LDDWBE },
-  { BPF_INSN_LDABSW, BPFBF_EBPFBE_INSN_LDABSW, BPFBF_EBPFBE_SFMT_LDABSW },
-  { BPF_INSN_LDABSH, BPFBF_EBPFBE_INSN_LDABSH, BPFBF_EBPFBE_SFMT_LDABSH },
-  { BPF_INSN_LDABSB, BPFBF_EBPFBE_INSN_LDABSB, BPFBF_EBPFBE_SFMT_LDABSB },
-  { BPF_INSN_LDABSDW, BPFBF_EBPFBE_INSN_LDABSDW, BPFBF_EBPFBE_SFMT_LDABSDW },
-  { BPF_INSN_LDINDWBE, BPFBF_EBPFBE_INSN_LDINDWBE, BPFBF_EBPFBE_SFMT_LDINDWBE },
-  { BPF_INSN_LDINDHBE, BPFBF_EBPFBE_INSN_LDINDHBE, BPFBF_EBPFBE_SFMT_LDINDHBE },
-  { BPF_INSN_LDINDBBE, BPFBF_EBPFBE_INSN_LDINDBBE, BPFBF_EBPFBE_SFMT_LDINDBBE },
-  { BPF_INSN_LDINDDWBE, BPFBF_EBPFBE_INSN_LDINDDWBE, BPFBF_EBPFBE_SFMT_LDINDDWBE },
-  { BPF_INSN_LDXWBE, BPFBF_EBPFBE_INSN_LDXWBE, BPFBF_EBPFBE_SFMT_LDXWBE },
-  { BPF_INSN_LDXHBE, BPFBF_EBPFBE_INSN_LDXHBE, BPFBF_EBPFBE_SFMT_LDXHBE },
-  { BPF_INSN_LDXBBE, BPFBF_EBPFBE_INSN_LDXBBE, BPFBF_EBPFBE_SFMT_LDXBBE },
-  { BPF_INSN_LDXDWBE, BPFBF_EBPFBE_INSN_LDXDWBE, BPFBF_EBPFBE_SFMT_LDXDWBE },
-  { BPF_INSN_STXWBE, BPFBF_EBPFBE_INSN_STXWBE, BPFBF_EBPFBE_SFMT_STXWBE },
-  { BPF_INSN_STXHBE, BPFBF_EBPFBE_INSN_STXHBE, BPFBF_EBPFBE_SFMT_STXHBE },
-  { BPF_INSN_STXBBE, BPFBF_EBPFBE_INSN_STXBBE, BPFBF_EBPFBE_SFMT_STXBBE },
-  { BPF_INSN_STXDWBE, BPFBF_EBPFBE_INSN_STXDWBE, BPFBF_EBPFBE_SFMT_STXDWBE },
-  { BPF_INSN_STBBE, BPFBF_EBPFBE_INSN_STBBE, BPFBF_EBPFBE_SFMT_STBBE },
-  { BPF_INSN_STHBE, BPFBF_EBPFBE_INSN_STHBE, BPFBF_EBPFBE_SFMT_STHBE },
-  { BPF_INSN_STWBE, BPFBF_EBPFBE_INSN_STWBE, BPFBF_EBPFBE_SFMT_STWBE },
-  { BPF_INSN_STDWBE, BPFBF_EBPFBE_INSN_STDWBE, BPFBF_EBPFBE_SFMT_STDWBE },
-  { BPF_INSN_JEQIBE, BPFBF_EBPFBE_INSN_JEQIBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JEQRBE, BPFBF_EBPFBE_INSN_JEQRBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JEQ32IBE, BPFBF_EBPFBE_INSN_JEQ32IBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JEQ32RBE, BPFBF_EBPFBE_INSN_JEQ32RBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JGTIBE, BPFBF_EBPFBE_INSN_JGTIBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JGTRBE, BPFBF_EBPFBE_INSN_JGTRBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JGT32IBE, BPFBF_EBPFBE_INSN_JGT32IBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JGT32RBE, BPFBF_EBPFBE_INSN_JGT32RBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JGEIBE, BPFBF_EBPFBE_INSN_JGEIBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JGERBE, BPFBF_EBPFBE_INSN_JGERBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JGE32IBE, BPFBF_EBPFBE_INSN_JGE32IBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JGE32RBE, BPFBF_EBPFBE_INSN_JGE32RBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JLTIBE, BPFBF_EBPFBE_INSN_JLTIBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JLTRBE, BPFBF_EBPFBE_INSN_JLTRBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JLT32IBE, BPFBF_EBPFBE_INSN_JLT32IBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JLT32RBE, BPFBF_EBPFBE_INSN_JLT32RBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JLEIBE, BPFBF_EBPFBE_INSN_JLEIBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JLERBE, BPFBF_EBPFBE_INSN_JLERBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JLE32IBE, BPFBF_EBPFBE_INSN_JLE32IBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JLE32RBE, BPFBF_EBPFBE_INSN_JLE32RBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JSETIBE, BPFBF_EBPFBE_INSN_JSETIBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JSETRBE, BPFBF_EBPFBE_INSN_JSETRBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JSET32IBE, BPFBF_EBPFBE_INSN_JSET32IBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JSET32RBE, BPFBF_EBPFBE_INSN_JSET32RBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JNEIBE, BPFBF_EBPFBE_INSN_JNEIBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JNERBE, BPFBF_EBPFBE_INSN_JNERBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JNE32IBE, BPFBF_EBPFBE_INSN_JNE32IBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JNE32RBE, BPFBF_EBPFBE_INSN_JNE32RBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JSGTIBE, BPFBF_EBPFBE_INSN_JSGTIBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JSGTRBE, BPFBF_EBPFBE_INSN_JSGTRBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JSGT32IBE, BPFBF_EBPFBE_INSN_JSGT32IBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JSGT32RBE, BPFBF_EBPFBE_INSN_JSGT32RBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JSGEIBE, BPFBF_EBPFBE_INSN_JSGEIBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JSGERBE, BPFBF_EBPFBE_INSN_JSGERBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JSGE32IBE, BPFBF_EBPFBE_INSN_JSGE32IBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JSGE32RBE, BPFBF_EBPFBE_INSN_JSGE32RBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JSLTIBE, BPFBF_EBPFBE_INSN_JSLTIBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JSLTRBE, BPFBF_EBPFBE_INSN_JSLTRBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JSLT32IBE, BPFBF_EBPFBE_INSN_JSLT32IBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JSLT32RBE, BPFBF_EBPFBE_INSN_JSLT32RBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JSLEIBE, BPFBF_EBPFBE_INSN_JSLEIBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JSLERBE, BPFBF_EBPFBE_INSN_JSLERBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_JSLE32IBE, BPFBF_EBPFBE_INSN_JSLE32IBE, BPFBF_EBPFBE_SFMT_JEQIBE },
-  { BPF_INSN_JSLE32RBE, BPFBF_EBPFBE_INSN_JSLE32RBE, BPFBF_EBPFBE_SFMT_JEQRBE },
-  { BPF_INSN_CALLBE, BPFBF_EBPFBE_INSN_CALLBE, BPFBF_EBPFBE_SFMT_CALLBE },
-  { BPF_INSN_JA, BPFBF_EBPFBE_INSN_JA, BPFBF_EBPFBE_SFMT_JA },
-  { BPF_INSN_EXIT, BPFBF_EBPFBE_INSN_EXIT, BPFBF_EBPFBE_SFMT_EXIT },
-  { BPF_INSN_XADDDWBE, BPFBF_EBPFBE_INSN_XADDDWBE, BPFBF_EBPFBE_SFMT_XADDDWBE },
-  { BPF_INSN_XADDWBE, BPFBF_EBPFBE_INSN_XADDWBE, BPFBF_EBPFBE_SFMT_XADDWBE },
-  { BPF_INSN_BRKPT, BPFBF_EBPFBE_INSN_BRKPT, BPFBF_EBPFBE_SFMT_EXIT },
-};
-
-static const struct insn_sem bpfbf_ebpfbe_insn_sem_invalid =
-{
-  VIRTUAL_INSN_X_INVALID, BPFBF_EBPFBE_INSN_X_INVALID, BPFBF_EBPFBE_SFMT_EMPTY
-};
-
-/* Initialize an IDESC from the compile-time computable parts.  */
-
-static INLINE void
-init_idesc (SIM_CPU *cpu, IDESC *id, const struct insn_sem *t)
-{
-  const CGEN_INSN *insn_table = CGEN_CPU_INSN_TABLE (CPU_CPU_DESC (cpu))->init_entries;
-
-  id->num = t->index;
-  id->sfmt = t->sfmt;
-  if ((int) t->type <= 0)
-    id->idata = & cgen_virtual_insn_table[- (int) t->type];
-  else
-    id->idata = & insn_table[t->type];
-  id->attrs = CGEN_INSN_ATTRS (id->idata);
-  /* Oh my god, a magic number.  */
-  id->length = CGEN_INSN_BITSIZE (id->idata) / 8;
-
-#if WITH_PROFILE_MODEL_P
-  id->timing = & MODEL_TIMING (CPU_MODEL (cpu)) [t->index];
-  {
-    SIM_DESC sd = CPU_STATE (cpu);
-    SIM_ASSERT (t->index == id->timing->num);
-  }
-#endif
-
-  /* Semantic pointers are initialized elsewhere.  */
-}
-
-/* Initialize the instruction descriptor table.  */
-
-void
-bpfbf_ebpfbe_init_idesc_table (SIM_CPU *cpu)
-{
-  IDESC *id,*tabend;
-  const struct insn_sem *t,*tend;
-  int tabsize = BPFBF_EBPFBE_INSN__MAX;
-  IDESC *table = bpfbf_ebpfbe_insn_data;
-
-  memset (table, 0, tabsize * sizeof (IDESC));
-
-  /* First set all entries to the `invalid insn'.  */
-  t = & bpfbf_ebpfbe_insn_sem_invalid;
-  for (id = table, tabend = table + tabsize; id < tabend; ++id)
-    init_idesc (cpu, id, t);
-
-  /* Now fill in the values for the chosen cpu.  */
-  for (t = bpfbf_ebpfbe_insn_sem, tend = t + sizeof (bpfbf_ebpfbe_insn_sem) / sizeof (*t);
-       t != tend; ++t)
-    {
-      init_idesc (cpu, & table[t->index], t);
-    }
-
-  /* Link the IDESC table into the cpu.  */
-  CPU_IDESC (cpu) = table;
-}
-
-/* Given an instruction, return a pointer to its IDESC entry.  */
-
-const IDESC *
-bpfbf_ebpfbe_decode (SIM_CPU *current_cpu, IADDR pc,
-              CGEN_INSN_WORD base_insn,
-              ARGBUF *abuf)
-{
-  /* Result of decoder.  */
-  BPFBF_EBPFBE_INSN_TYPE itype;
-
-  {
-    CGEN_INSN_WORD insn = base_insn;
-
-    {
-      unsigned int val = (((insn >> 0) & (255 << 0)));
-      switch (val)
-      {
-      case 4 : itype = BPFBF_EBPFBE_INSN_ADD32IBE; goto extract_sfmt_addibe;
-      case 5 : itype = BPFBF_EBPFBE_INSN_JA; goto extract_sfmt_ja;
-      case 7 : itype = BPFBF_EBPFBE_INSN_ADDIBE; goto extract_sfmt_addibe;
-      case 12 : itype = BPFBF_EBPFBE_INSN_ADD32RBE; goto extract_sfmt_addrbe;
-      case 15 : itype = BPFBF_EBPFBE_INSN_ADDRBE; goto extract_sfmt_addrbe;
-      case 20 : itype = BPFBF_EBPFBE_INSN_SUB32IBE; goto extract_sfmt_addibe;
-      case 21 : itype = BPFBF_EBPFBE_INSN_JEQIBE; goto extract_sfmt_jeqibe;
-      case 22 : itype = BPFBF_EBPFBE_INSN_JEQ32IBE; goto extract_sfmt_jeqibe;
-      case 23 : itype = BPFBF_EBPFBE_INSN_SUBIBE; goto extract_sfmt_addibe;
-      case 24 : itype = BPFBF_EBPFBE_INSN_LDDWBE; goto extract_sfmt_lddwbe;
-      case 28 : itype = BPFBF_EBPFBE_INSN_SUB32RBE; goto extract_sfmt_addrbe;
-      case 29 : itype = BPFBF_EBPFBE_INSN_JEQRBE; goto extract_sfmt_jeqrbe;
-      case 30 : itype = BPFBF_EBPFBE_INSN_JEQ32RBE; goto extract_sfmt_jeqrbe;
-      case 31 : itype = BPFBF_EBPFBE_INSN_SUBRBE; goto extract_sfmt_addrbe;
-      case 32 : itype = BPFBF_EBPFBE_INSN_LDABSW; goto extract_sfmt_ldabsw;
-      case 36 : itype = BPFBF_EBPFBE_INSN_MUL32IBE; goto extract_sfmt_addibe;
-      case 37 : itype = BPFBF_EBPFBE_INSN_JGTIBE; goto extract_sfmt_jeqibe;
-      case 38 : itype = BPFBF_EBPFBE_INSN_JGT32IBE; goto extract_sfmt_jeqibe;
-      case 39 : itype = BPFBF_EBPFBE_INSN_MULIBE; goto extract_sfmt_addibe;
-      case 40 : itype = BPFBF_EBPFBE_INSN_LDABSH; goto extract_sfmt_ldabsh;
-      case 44 : itype = BPFBF_EBPFBE_INSN_MUL32RBE; goto extract_sfmt_addrbe;
-      case 45 : itype = BPFBF_EBPFBE_INSN_JGTRBE; goto extract_sfmt_jeqrbe;
-      case 46 : itype = BPFBF_EBPFBE_INSN_JGT32RBE; goto extract_sfmt_jeqrbe;
-      case 47 : itype = BPFBF_EBPFBE_INSN_MULRBE; goto extract_sfmt_addrbe;
-      case 48 : itype = BPFBF_EBPFBE_INSN_LDABSB; goto extract_sfmt_ldabsb;
-      case 52 : itype = BPFBF_EBPFBE_INSN_DIV32IBE; goto extract_sfmt_addibe;
-      case 53 : itype = BPFBF_EBPFBE_INSN_JGEIBE; goto extract_sfmt_jeqibe;
-      case 54 : itype = BPFBF_EBPFBE_INSN_JGE32IBE; goto extract_sfmt_jeqibe;
-      case 55 : itype = BPFBF_EBPFBE_INSN_DIVIBE; goto extract_sfmt_addibe;
-      case 56 : itype = BPFBF_EBPFBE_INSN_LDABSDW; goto extract_sfmt_ldabsdw;
-      case 60 : itype = BPFBF_EBPFBE_INSN_DIV32RBE; goto extract_sfmt_addrbe;
-      case 61 : itype = BPFBF_EBPFBE_INSN_JGERBE; goto extract_sfmt_jeqrbe;
-      case 62 : itype = BPFBF_EBPFBE_INSN_JGE32RBE; goto extract_sfmt_jeqrbe;
-      case 63 : itype = BPFBF_EBPFBE_INSN_DIVRBE; goto extract_sfmt_addrbe;
-      case 64 : itype = BPFBF_EBPFBE_INSN_LDINDWBE; goto extract_sfmt_ldindwbe;
-      case 68 : itype = BPFBF_EBPFBE_INSN_OR32IBE; goto extract_sfmt_addibe;
-      case 69 : itype = BPFBF_EBPFBE_INSN_JSETIBE; goto extract_sfmt_jeqibe;
-      case 70 : itype = BPFBF_EBPFBE_INSN_JSET32IBE; goto extract_sfmt_jeqibe;
-      case 71 : itype = BPFBF_EBPFBE_INSN_ORIBE; goto extract_sfmt_addibe;
-      case 72 : itype = BPFBF_EBPFBE_INSN_LDINDHBE; goto extract_sfmt_ldindhbe;
-      case 76 : itype = BPFBF_EBPFBE_INSN_OR32RBE; goto extract_sfmt_addrbe;
-      case 77 : itype = BPFBF_EBPFBE_INSN_JSETRBE; goto extract_sfmt_jeqrbe;
-      case 78 : itype = BPFBF_EBPFBE_INSN_JSET32RBE; goto extract_sfmt_jeqrbe;
-      case 79 : itype = BPFBF_EBPFBE_INSN_ORRBE; goto extract_sfmt_addrbe;
-      case 80 : itype = BPFBF_EBPFBE_INSN_LDINDBBE; goto extract_sfmt_ldindbbe;
-      case 84 : itype = BPFBF_EBPFBE_INSN_AND32IBE; goto extract_sfmt_addibe;
-      case 85 : itype = BPFBF_EBPFBE_INSN_JNEIBE; goto extract_sfmt_jeqibe;
-      case 86 : itype = BPFBF_EBPFBE_INSN_JNE32IBE; goto extract_sfmt_jeqibe;
-      case 87 : itype = BPFBF_EBPFBE_INSN_ANDIBE; goto extract_sfmt_addibe;
-      case 88 : itype = BPFBF_EBPFBE_INSN_LDINDDWBE; goto extract_sfmt_ldinddwbe;
-      case 92 : itype = BPFBF_EBPFBE_INSN_AND32RBE; goto extract_sfmt_addrbe;
-      case 93 : itype = BPFBF_EBPFBE_INSN_JNERBE; goto extract_sfmt_jeqrbe;
-      case 94 : itype = BPFBF_EBPFBE_INSN_JNE32RBE; goto extract_sfmt_jeqrbe;
-      case 95 : itype = BPFBF_EBPFBE_INSN_ANDRBE; goto extract_sfmt_addrbe;
-      case 97 : itype = BPFBF_EBPFBE_INSN_LDXWBE; goto extract_sfmt_ldxwbe;
-      case 98 : itype = BPFBF_EBPFBE_INSN_STWBE; goto extract_sfmt_stwbe;
-      case 99 : itype = BPFBF_EBPFBE_INSN_STXWBE; goto extract_sfmt_stxwbe;
-      case 100 : itype = BPFBF_EBPFBE_INSN_LSH32IBE; goto extract_sfmt_addibe;
-      case 101 : itype = BPFBF_EBPFBE_INSN_JSGTIBE; goto extract_sfmt_jeqibe;
-      case 102 : itype = BPFBF_EBPFBE_INSN_JSGT32IBE; goto extract_sfmt_jeqibe;
-      case 103 : itype = BPFBF_EBPFBE_INSN_LSHIBE; goto extract_sfmt_addibe;
-      case 105 : itype = BPFBF_EBPFBE_INSN_LDXHBE; goto extract_sfmt_ldxhbe;
-      case 106 : itype = BPFBF_EBPFBE_INSN_STHBE; goto extract_sfmt_sthbe;
-      case 107 : itype = BPFBF_EBPFBE_INSN_STXHBE; goto extract_sfmt_stxhbe;
-      case 108 : itype = BPFBF_EBPFBE_INSN_LSH32RBE; goto extract_sfmt_addrbe;
-      case 109 : itype = BPFBF_EBPFBE_INSN_JSGTRBE; goto extract_sfmt_jeqrbe;
-      case 110 : itype = BPFBF_EBPFBE_INSN_JSGT32RBE; goto extract_sfmt_jeqrbe;
-      case 111 : itype = BPFBF_EBPFBE_INSN_LSHRBE; goto extract_sfmt_addrbe;
-      case 113 : itype = BPFBF_EBPFBE_INSN_LDXBBE; goto extract_sfmt_ldxbbe;
-      case 114 : itype = BPFBF_EBPFBE_INSN_STBBE; goto extract_sfmt_stbbe;
-      case 115 : itype = BPFBF_EBPFBE_INSN_STXBBE; goto extract_sfmt_stxbbe;
-      case 116 : itype = BPFBF_EBPFBE_INSN_RSH32IBE; goto extract_sfmt_addibe;
-      case 117 : itype = BPFBF_EBPFBE_INSN_JSGEIBE; goto extract_sfmt_jeqibe;
-      case 118 : itype = BPFBF_EBPFBE_INSN_JSGE32IBE; goto extract_sfmt_jeqibe;
-      case 119 : itype = BPFBF_EBPFBE_INSN_RSHIBE; goto extract_sfmt_addibe;
-      case 121 : itype = BPFBF_EBPFBE_INSN_LDXDWBE; goto extract_sfmt_ldxdwbe;
-      case 122 : itype = BPFBF_EBPFBE_INSN_STDWBE; goto extract_sfmt_stdwbe;
-      case 123 : itype = BPFBF_EBPFBE_INSN_STXDWBE; goto extract_sfmt_stxdwbe;
-      case 124 : itype = BPFBF_EBPFBE_INSN_RSH32RBE; goto extract_sfmt_addrbe;
-      case 125 : itype = BPFBF_EBPFBE_INSN_JSGERBE; goto extract_sfmt_jeqrbe;
-      case 126 : itype = BPFBF_EBPFBE_INSN_JSGE32RBE; goto extract_sfmt_jeqrbe;
-      case 127 : itype = BPFBF_EBPFBE_INSN_RSHRBE; goto extract_sfmt_addrbe;
-      case 132 : itype = BPFBF_EBPFBE_INSN_NEG32BE; goto extract_sfmt_negbe;
-      case 133 : itype = BPFBF_EBPFBE_INSN_CALLBE; goto extract_sfmt_callbe;
-      case 135 : itype = BPFBF_EBPFBE_INSN_NEGBE; goto extract_sfmt_negbe;
-      case 140 : itype = BPFBF_EBPFBE_INSN_BRKPT; goto extract_sfmt_exit;
-      case 148 : itype = BPFBF_EBPFBE_INSN_MOD32IBE; goto extract_sfmt_addibe;
-      case 149 : itype = BPFBF_EBPFBE_INSN_EXIT; goto extract_sfmt_exit;
-      case 151 : itype = BPFBF_EBPFBE_INSN_MODIBE; goto extract_sfmt_addibe;
-      case 156 : itype = BPFBF_EBPFBE_INSN_MOD32RBE; goto extract_sfmt_addrbe;
-      case 159 : itype = BPFBF_EBPFBE_INSN_MODRBE; goto extract_sfmt_addrbe;
-      case 164 : itype = BPFBF_EBPFBE_INSN_XOR32IBE; goto extract_sfmt_addibe;
-      case 165 : itype = BPFBF_EBPFBE_INSN_JLTIBE; goto extract_sfmt_jeqibe;
-      case 166 : itype = BPFBF_EBPFBE_INSN_JLT32IBE; goto extract_sfmt_jeqibe;
-      case 167 : itype = BPFBF_EBPFBE_INSN_XORIBE; goto extract_sfmt_addibe;
-      case 172 : itype = BPFBF_EBPFBE_INSN_XOR32RBE; goto extract_sfmt_addrbe;
-      case 173 : itype = BPFBF_EBPFBE_INSN_JLTRBE; goto extract_sfmt_jeqrbe;
-      case 174 : itype = BPFBF_EBPFBE_INSN_JLT32RBE; goto extract_sfmt_jeqrbe;
-      case 175 : itype = BPFBF_EBPFBE_INSN_XORRBE; goto extract_sfmt_addrbe;
-      case 180 : itype = BPFBF_EBPFBE_INSN_MOV32IBE; goto extract_sfmt_movibe;
-      case 181 : itype = BPFBF_EBPFBE_INSN_JLEIBE; goto extract_sfmt_jeqibe;
-      case 182 : itype = BPFBF_EBPFBE_INSN_JLE32IBE; goto extract_sfmt_jeqibe;
-      case 183 : itype = BPFBF_EBPFBE_INSN_MOVIBE; goto extract_sfmt_movibe;
-      case 188 : itype = BPFBF_EBPFBE_INSN_MOV32RBE; goto extract_sfmt_movrbe;
-      case 189 : itype = BPFBF_EBPFBE_INSN_JLERBE; goto extract_sfmt_jeqrbe;
-      case 190 : itype = BPFBF_EBPFBE_INSN_JLE32RBE; goto extract_sfmt_jeqrbe;
-      case 191 : itype = BPFBF_EBPFBE_INSN_MOVRBE; goto extract_sfmt_movrbe;
-      case 195 : itype = BPFBF_EBPFBE_INSN_XADDWBE; goto extract_sfmt_xaddwbe;
-      case 196 : itype = BPFBF_EBPFBE_INSN_ARSH32IBE; goto extract_sfmt_addibe;
-      case 197 : itype = BPFBF_EBPFBE_INSN_JSLTIBE; goto extract_sfmt_jeqibe;
-      case 198 : itype = BPFBF_EBPFBE_INSN_JSLT32IBE; goto extract_sfmt_jeqibe;
-      case 199 : itype = BPFBF_EBPFBE_INSN_ARSHIBE; goto extract_sfmt_addibe;
-      case 204 : itype = BPFBF_EBPFBE_INSN_ARSH32RBE; goto extract_sfmt_addrbe;
-      case 205 : itype = BPFBF_EBPFBE_INSN_JSLTRBE; goto extract_sfmt_jeqrbe;
-      case 206 : itype = BPFBF_EBPFBE_INSN_JSLT32RBE; goto extract_sfmt_jeqrbe;
-      case 207 : itype = BPFBF_EBPFBE_INSN_ARSHRBE; goto extract_sfmt_addrbe;
-      case 212 : itype = BPFBF_EBPFBE_INSN_ENDLEBE; goto extract_sfmt_endlebe;
-      case 213 : itype = BPFBF_EBPFBE_INSN_JSLEIBE; goto extract_sfmt_jeqibe;
-      case 214 : itype = BPFBF_EBPFBE_INSN_JSLE32IBE; goto extract_sfmt_jeqibe;
-      case 219 : itype = BPFBF_EBPFBE_INSN_XADDDWBE; goto extract_sfmt_xadddwbe;
-      case 220 : itype = BPFBF_EBPFBE_INSN_ENDBEBE; goto extract_sfmt_endlebe;
-      case 221 : itype = BPFBF_EBPFBE_INSN_JSLERBE; goto extract_sfmt_jeqrbe;
-      case 222 : itype = BPFBF_EBPFBE_INSN_JSLE32RBE; goto extract_sfmt_jeqrbe;
-      default : itype = BPFBF_EBPFBE_INSN_X_INVALID; goto extract_sfmt_empty;
-      }
-    }
-  }
-
-  /* The instruction has been decoded, now extract the fields.  */
-
- extract_sfmt_empty:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-#define FLD(f) abuf->fields.sfmt_empty.f
-
-
-  /* Record the fields for the semantic handler.  */
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_empty", (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_addibe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-    INT f_imm32;
-    UINT f_dstbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_addibe", "f_dstbe 0x%x", 'x', f_dstbe, "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_addrbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_addrbe", "f_dstbe 0x%x", 'x', f_dstbe, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_negbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_lddwbe.f
-    UINT f_dstbe;
-
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_negbe", "f_dstbe 0x%x", 'x', f_dstbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_movibe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-    INT f_imm32;
-    UINT f_dstbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_dstbe) = f_dstbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_movibe", "f_imm32 0x%x", 'x', f_imm32, "f_dstbe 0x%x", 'x', f_dstbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_movrbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_srcbe) = f_srcbe;
-  FLD (f_dstbe) = f_dstbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_movrbe", "f_srcbe 0x%x", 'x', f_srcbe, "f_dstbe 0x%x", 'x', f_dstbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_endlebe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-    INT f_imm32;
-    UINT f_dstbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_endlebe", "f_dstbe 0x%x", 'x', f_dstbe, "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_lddwbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_lddwbe.f
-    UINT f_imm64_c;
-    UINT f_imm64_b;
-    UINT f_imm64_a;
-    UINT f_dstbe;
-    DI f_imm64;
-    /* Contents of trailing part of insn.  */
-    UINT word_1;
-    UINT word_2;
-
-  word_1 = GETIMEMUSI (current_cpu, pc + 8);
-  word_2 = GETIMEMUSI (current_cpu, pc + 12);
-    f_imm64_c = (0|(EXTRACT_LSB0_UINT (word_2, 32, 31, 32) << 0));
-    f_imm64_b = (0|(EXTRACT_LSB0_UINT (word_1, 32, 31, 32) << 0));
-    f_imm64_a = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-{
-  f_imm64 = ((((((UDI) (UINT) (f_imm64_c))) << (32))) | (((UDI) (UINT) (f_imm64_a))));
-}
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm64) = f_imm64;
-  FLD (f_dstbe) = f_dstbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_lddwbe", "f_imm64 0x%x", 'x', f_imm64, "f_dstbe 0x%x", 'x', f_dstbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldabsw:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-    INT f_imm32;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldabsw", "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldabsh:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-    INT f_imm32;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldabsh", "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldabsb:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-    INT f_imm32;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldabsb", "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldabsdw:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-    INT f_imm32;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldabsdw", "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldindwbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-    INT f_imm32;
-    UINT f_srcbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldindwbe", "f_imm32 0x%x", 'x', f_imm32, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldindhbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-    INT f_imm32;
-    UINT f_srcbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldindhbe", "f_imm32 0x%x", 'x', f_imm32, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldindbbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-    INT f_imm32;
-    UINT f_srcbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldindbbe", "f_imm32 0x%x", 'x', f_imm32, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldinddwbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-    INT f_imm32;
-    UINT f_srcbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldinddwbe", "f_imm32 0x%x", 'x', f_imm32, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldxwbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    HI f_offset16;
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcbe) = f_srcbe;
-  FLD (f_dstbe) = f_dstbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldxwbe", "f_offset16 0x%x", 'x', f_offset16, "f_srcbe 0x%x", 'x', f_srcbe, "f_dstbe 0x%x", 'x', f_dstbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldxhbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    HI f_offset16;
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcbe) = f_srcbe;
-  FLD (f_dstbe) = f_dstbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldxhbe", "f_offset16 0x%x", 'x', f_offset16, "f_srcbe 0x%x", 'x', f_srcbe, "f_dstbe 0x%x", 'x', f_dstbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldxbbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    HI f_offset16;
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcbe) = f_srcbe;
-  FLD (f_dstbe) = f_dstbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldxbbe", "f_offset16 0x%x", 'x', f_offset16, "f_srcbe 0x%x", 'x', f_srcbe, "f_dstbe 0x%x", 'x', f_dstbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldxdwbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    HI f_offset16;
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcbe) = f_srcbe;
-  FLD (f_dstbe) = f_dstbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldxdwbe", "f_offset16 0x%x", 'x', f_offset16, "f_srcbe 0x%x", 'x', f_srcbe, "f_dstbe 0x%x", 'x', f_dstbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stxwbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    HI f_offset16;
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stxwbe", "f_dstbe 0x%x", 'x', f_dstbe, "f_offset16 0x%x", 'x', f_offset16, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stxhbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    HI f_offset16;
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stxhbe", "f_dstbe 0x%x", 'x', f_dstbe, "f_offset16 0x%x", 'x', f_offset16, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stxbbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    HI f_offset16;
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stxbbe", "f_dstbe 0x%x", 'x', f_dstbe, "f_offset16 0x%x", 'x', f_offset16, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stxdwbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    HI f_offset16;
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stxdwbe", "f_dstbe 0x%x", 'x', f_dstbe, "f_offset16 0x%x", 'x', f_offset16, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stbbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-    INT f_imm32;
-    HI f_offset16;
-    UINT f_dstbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_imm32) = f_imm32;
-  FLD (f_offset16) = f_offset16;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stbbe", "f_dstbe 0x%x", 'x', f_dstbe, "f_imm32 0x%x", 'x', f_imm32, "f_offset16 0x%x", 'x', f_offset16, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_sthbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-    INT f_imm32;
-    HI f_offset16;
-    UINT f_dstbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_imm32) = f_imm32;
-  FLD (f_offset16) = f_offset16;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_sthbe", "f_dstbe 0x%x", 'x', f_dstbe, "f_imm32 0x%x", 'x', f_imm32, "f_offset16 0x%x", 'x', f_offset16, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stwbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-    INT f_imm32;
-    HI f_offset16;
-    UINT f_dstbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_imm32) = f_imm32;
-  FLD (f_offset16) = f_offset16;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stwbe", "f_dstbe 0x%x", 'x', f_dstbe, "f_imm32 0x%x", 'x', f_imm32, "f_offset16 0x%x", 'x', f_offset16, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stdwbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-    INT f_imm32;
-    HI f_offset16;
-    UINT f_dstbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_imm32) = f_imm32;
-  FLD (f_offset16) = f_offset16;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stdwbe", "f_dstbe 0x%x", 'x', f_dstbe, "f_imm32 0x%x", 'x', f_imm32, "f_offset16 0x%x", 'x', f_offset16, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_jeqibe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-    INT f_imm32;
-    HI f_offset16;
-    UINT f_dstbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_jeqibe", "f_offset16 0x%x", 'x', f_offset16, "f_dstbe 0x%x", 'x', f_dstbe, "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#if WITH_PROFILE_MODEL_P
-  /* Record the fields for profiling.  */
-  if (PROFILE_MODEL_P (current_cpu))
-    {
-    }
-#endif
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_jeqrbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    HI f_offset16;
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_jeqrbe", "f_offset16 0x%x", 'x', f_offset16, "f_dstbe 0x%x", 'x', f_dstbe, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#if WITH_PROFILE_MODEL_P
-  /* Record the fields for profiling.  */
-  if (PROFILE_MODEL_P (current_cpu))
-    {
-    }
-#endif
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_callbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-    INT f_imm32;
-    UINT f_srcbe;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_callbe", "f_imm32 0x%x", 'x', f_imm32, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ja:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-    HI f_offset16;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ja", "f_offset16 0x%x", 'x', f_offset16, (char *) 0));
-
-#if WITH_PROFILE_MODEL_P
-  /* Record the fields for profiling.  */
-  if (PROFILE_MODEL_P (current_cpu))
-    {
-    }
-#endif
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_exit:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-#define FLD(f) abuf->fields.sfmt_empty.f
-
-
-  /* Record the fields for the semantic handler.  */
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_exit", (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_xadddwbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    HI f_offset16;
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_xadddwbe", "f_dstbe 0x%x", 'x', f_dstbe, "f_offset16 0x%x", 'x', f_offset16, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_xaddwbe:
-  {
-    const IDESC *idesc = &bpfbf_ebpfbe_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-    HI f_offset16;
-    UINT f_dstbe;
-    UINT f_srcbe;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstbe) = f_dstbe;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcbe) = f_srcbe;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_xaddwbe", "f_dstbe 0x%x", 'x', f_dstbe, "f_offset16 0x%x", 'x', f_offset16, "f_srcbe 0x%x", 'x', f_srcbe, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
-}
diff --git a/sim/bpf/decode-be.h b/sim/bpf/decode-be.h
deleted file mode 100644 (file)
index 39a3759..0000000
+++ /dev/null
@@ -1,94 +0,0 @@
-/* Decode header for bpfbf_ebpfbe.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#ifndef BPFBF_EBPFBE_DECODE_H
-#define BPFBF_EBPFBE_DECODE_H
-
-extern const IDESC *bpfbf_ebpfbe_decode (SIM_CPU *, IADDR,
-                                  CGEN_INSN_WORD,
-                                  ARGBUF *);
-extern void bpfbf_ebpfbe_init_idesc_table (SIM_CPU *);
-extern void bpfbf_ebpfbe_sem_init_idesc_table (SIM_CPU *);
-extern void bpfbf_ebpfbe_semf_init_idesc_table (SIM_CPU *);
-
-/* Enum declaration for instructions in cpu family bpfbf.  */
-typedef enum bpfbf_ebpfbe_insn_type {
-  BPFBF_EBPFBE_INSN_X_INVALID, BPFBF_EBPFBE_INSN_X_AFTER, BPFBF_EBPFBE_INSN_X_BEFORE, BPFBF_EBPFBE_INSN_X_CTI_CHAIN
- , BPFBF_EBPFBE_INSN_X_CHAIN, BPFBF_EBPFBE_INSN_X_BEGIN, BPFBF_EBPFBE_INSN_ADDIBE, BPFBF_EBPFBE_INSN_ADDRBE
- , BPFBF_EBPFBE_INSN_ADD32IBE, BPFBF_EBPFBE_INSN_ADD32RBE, BPFBF_EBPFBE_INSN_SUBIBE, BPFBF_EBPFBE_INSN_SUBRBE
- , BPFBF_EBPFBE_INSN_SUB32IBE, BPFBF_EBPFBE_INSN_SUB32RBE, BPFBF_EBPFBE_INSN_MULIBE, BPFBF_EBPFBE_INSN_MULRBE
- , BPFBF_EBPFBE_INSN_MUL32IBE, BPFBF_EBPFBE_INSN_MUL32RBE, BPFBF_EBPFBE_INSN_DIVIBE, BPFBF_EBPFBE_INSN_DIVRBE
- , BPFBF_EBPFBE_INSN_DIV32IBE, BPFBF_EBPFBE_INSN_DIV32RBE, BPFBF_EBPFBE_INSN_ORIBE, BPFBF_EBPFBE_INSN_ORRBE
- , BPFBF_EBPFBE_INSN_OR32IBE, BPFBF_EBPFBE_INSN_OR32RBE, BPFBF_EBPFBE_INSN_ANDIBE, BPFBF_EBPFBE_INSN_ANDRBE
- , BPFBF_EBPFBE_INSN_AND32IBE, BPFBF_EBPFBE_INSN_AND32RBE, BPFBF_EBPFBE_INSN_LSHIBE, BPFBF_EBPFBE_INSN_LSHRBE
- , BPFBF_EBPFBE_INSN_LSH32IBE, BPFBF_EBPFBE_INSN_LSH32RBE, BPFBF_EBPFBE_INSN_RSHIBE, BPFBF_EBPFBE_INSN_RSHRBE
- , BPFBF_EBPFBE_INSN_RSH32IBE, BPFBF_EBPFBE_INSN_RSH32RBE, BPFBF_EBPFBE_INSN_MODIBE, BPFBF_EBPFBE_INSN_MODRBE
- , BPFBF_EBPFBE_INSN_MOD32IBE, BPFBF_EBPFBE_INSN_MOD32RBE, BPFBF_EBPFBE_INSN_XORIBE, BPFBF_EBPFBE_INSN_XORRBE
- , BPFBF_EBPFBE_INSN_XOR32IBE, BPFBF_EBPFBE_INSN_XOR32RBE, BPFBF_EBPFBE_INSN_ARSHIBE, BPFBF_EBPFBE_INSN_ARSHRBE
- , BPFBF_EBPFBE_INSN_ARSH32IBE, BPFBF_EBPFBE_INSN_ARSH32RBE, BPFBF_EBPFBE_INSN_NEGBE, BPFBF_EBPFBE_INSN_NEG32BE
- , BPFBF_EBPFBE_INSN_MOVIBE, BPFBF_EBPFBE_INSN_MOVRBE, BPFBF_EBPFBE_INSN_MOV32IBE, BPFBF_EBPFBE_INSN_MOV32RBE
- , BPFBF_EBPFBE_INSN_ENDLEBE, BPFBF_EBPFBE_INSN_ENDBEBE, BPFBF_EBPFBE_INSN_LDDWBE, BPFBF_EBPFBE_INSN_LDABSW
- , BPFBF_EBPFBE_INSN_LDABSH, BPFBF_EBPFBE_INSN_LDABSB, BPFBF_EBPFBE_INSN_LDABSDW, BPFBF_EBPFBE_INSN_LDINDWBE
- , BPFBF_EBPFBE_INSN_LDINDHBE, BPFBF_EBPFBE_INSN_LDINDBBE, BPFBF_EBPFBE_INSN_LDINDDWBE, BPFBF_EBPFBE_INSN_LDXWBE
- , BPFBF_EBPFBE_INSN_LDXHBE, BPFBF_EBPFBE_INSN_LDXBBE, BPFBF_EBPFBE_INSN_LDXDWBE, BPFBF_EBPFBE_INSN_STXWBE
- , BPFBF_EBPFBE_INSN_STXHBE, BPFBF_EBPFBE_INSN_STXBBE, BPFBF_EBPFBE_INSN_STXDWBE, BPFBF_EBPFBE_INSN_STBBE
- , BPFBF_EBPFBE_INSN_STHBE, BPFBF_EBPFBE_INSN_STWBE, BPFBF_EBPFBE_INSN_STDWBE, BPFBF_EBPFBE_INSN_JEQIBE
- , BPFBF_EBPFBE_INSN_JEQRBE, BPFBF_EBPFBE_INSN_JEQ32IBE, BPFBF_EBPFBE_INSN_JEQ32RBE, BPFBF_EBPFBE_INSN_JGTIBE
- , BPFBF_EBPFBE_INSN_JGTRBE, BPFBF_EBPFBE_INSN_JGT32IBE, BPFBF_EBPFBE_INSN_JGT32RBE, BPFBF_EBPFBE_INSN_JGEIBE
- , BPFBF_EBPFBE_INSN_JGERBE, BPFBF_EBPFBE_INSN_JGE32IBE, BPFBF_EBPFBE_INSN_JGE32RBE, BPFBF_EBPFBE_INSN_JLTIBE
- , BPFBF_EBPFBE_INSN_JLTRBE, BPFBF_EBPFBE_INSN_JLT32IBE, BPFBF_EBPFBE_INSN_JLT32RBE, BPFBF_EBPFBE_INSN_JLEIBE
- , BPFBF_EBPFBE_INSN_JLERBE, BPFBF_EBPFBE_INSN_JLE32IBE, BPFBF_EBPFBE_INSN_JLE32RBE, BPFBF_EBPFBE_INSN_JSETIBE
- , BPFBF_EBPFBE_INSN_JSETRBE, BPFBF_EBPFBE_INSN_JSET32IBE, BPFBF_EBPFBE_INSN_JSET32RBE, BPFBF_EBPFBE_INSN_JNEIBE
- , BPFBF_EBPFBE_INSN_JNERBE, BPFBF_EBPFBE_INSN_JNE32IBE, BPFBF_EBPFBE_INSN_JNE32RBE, BPFBF_EBPFBE_INSN_JSGTIBE
- , BPFBF_EBPFBE_INSN_JSGTRBE, BPFBF_EBPFBE_INSN_JSGT32IBE, BPFBF_EBPFBE_INSN_JSGT32RBE, BPFBF_EBPFBE_INSN_JSGEIBE
- , BPFBF_EBPFBE_INSN_JSGERBE, BPFBF_EBPFBE_INSN_JSGE32IBE, BPFBF_EBPFBE_INSN_JSGE32RBE, BPFBF_EBPFBE_INSN_JSLTIBE
- , BPFBF_EBPFBE_INSN_JSLTRBE, BPFBF_EBPFBE_INSN_JSLT32IBE, BPFBF_EBPFBE_INSN_JSLT32RBE, BPFBF_EBPFBE_INSN_JSLEIBE
- , BPFBF_EBPFBE_INSN_JSLERBE, BPFBF_EBPFBE_INSN_JSLE32IBE, BPFBF_EBPFBE_INSN_JSLE32RBE, BPFBF_EBPFBE_INSN_CALLBE
- , BPFBF_EBPFBE_INSN_JA, BPFBF_EBPFBE_INSN_EXIT, BPFBF_EBPFBE_INSN_XADDDWBE, BPFBF_EBPFBE_INSN_XADDWBE
- , BPFBF_EBPFBE_INSN_BRKPT, BPFBF_EBPFBE_INSN__MAX
-} BPFBF_EBPFBE_INSN_TYPE;
-
-/* Enum declaration for semantic formats in cpu family bpfbf.  */
-typedef enum bpfbf_ebpfbe_sfmt_type {
-  BPFBF_EBPFBE_SFMT_EMPTY, BPFBF_EBPFBE_SFMT_ADDIBE, BPFBF_EBPFBE_SFMT_ADDRBE, BPFBF_EBPFBE_SFMT_NEGBE
- , BPFBF_EBPFBE_SFMT_MOVIBE, BPFBF_EBPFBE_SFMT_MOVRBE, BPFBF_EBPFBE_SFMT_ENDLEBE, BPFBF_EBPFBE_SFMT_LDDWBE
- , BPFBF_EBPFBE_SFMT_LDABSW, BPFBF_EBPFBE_SFMT_LDABSH, BPFBF_EBPFBE_SFMT_LDABSB, BPFBF_EBPFBE_SFMT_LDABSDW
- , BPFBF_EBPFBE_SFMT_LDINDWBE, BPFBF_EBPFBE_SFMT_LDINDHBE, BPFBF_EBPFBE_SFMT_LDINDBBE, BPFBF_EBPFBE_SFMT_LDINDDWBE
- , BPFBF_EBPFBE_SFMT_LDXWBE, BPFBF_EBPFBE_SFMT_LDXHBE, BPFBF_EBPFBE_SFMT_LDXBBE, BPFBF_EBPFBE_SFMT_LDXDWBE
- , BPFBF_EBPFBE_SFMT_STXWBE, BPFBF_EBPFBE_SFMT_STXHBE, BPFBF_EBPFBE_SFMT_STXBBE, BPFBF_EBPFBE_SFMT_STXDWBE
- , BPFBF_EBPFBE_SFMT_STBBE, BPFBF_EBPFBE_SFMT_STHBE, BPFBF_EBPFBE_SFMT_STWBE, BPFBF_EBPFBE_SFMT_STDWBE
- , BPFBF_EBPFBE_SFMT_JEQIBE, BPFBF_EBPFBE_SFMT_JEQRBE, BPFBF_EBPFBE_SFMT_CALLBE, BPFBF_EBPFBE_SFMT_JA
- , BPFBF_EBPFBE_SFMT_EXIT, BPFBF_EBPFBE_SFMT_XADDDWBE, BPFBF_EBPFBE_SFMT_XADDWBE
-} BPFBF_EBPFBE_SFMT_TYPE;
-
-/* Function unit handlers (user written).  */
-
-extern int bpfbf_model_bpf_def_u_exec (SIM_CPU *, const IDESC *, int /*unit_num*/, int /*referenced*/);
-
-/* Profiling before/after handlers (user written) */
-
-extern void bpfbf_model_insn_before (SIM_CPU *, int /*first_p*/);
-extern void bpfbf_model_insn_after (SIM_CPU *, int /*last_p*/, int /*cycles*/);
-
-#endif /* BPFBF_EBPFBE_DECODE_H */
diff --git a/sim/bpf/decode-le.c b/sim/bpf/decode-le.c
deleted file mode 100644 (file)
index e18ae2e..0000000
+++ /dev/null
@@ -1,1131 +0,0 @@
-/* Simulator instruction decoder for bpfbf_ebpfle.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#define WANT_CPU bpfbf
-#define WANT_CPU_BPFBF
-
-#include "sim-main.h"
-#include "sim-assert.h"
-#include "cgen-mem.h"
-#include "cgen-ops.h"
-
-/* The instruction descriptor array.
-   This is computed at runtime.  Space for it is not malloc'd to save a
-   teensy bit of cpu in the decoder.  Moving it to malloc space is trivial
-   but won't be done until necessary (we don't currently support the runtime
-   addition of instructions nor an SMP machine with different cpus).  */
-static IDESC bpfbf_ebpfle_insn_data[BPFBF_EBPFLE_INSN__MAX];
-
-/* Commas between elements are contained in the macros.
-   Some of these are conditionally compiled out.  */
-
-static const struct insn_sem bpfbf_ebpfle_insn_sem[] =
-{
-  { VIRTUAL_INSN_X_INVALID, BPFBF_EBPFLE_INSN_X_INVALID, BPFBF_EBPFLE_SFMT_EMPTY },
-  { VIRTUAL_INSN_X_AFTER, BPFBF_EBPFLE_INSN_X_AFTER, BPFBF_EBPFLE_SFMT_EMPTY },
-  { VIRTUAL_INSN_X_BEFORE, BPFBF_EBPFLE_INSN_X_BEFORE, BPFBF_EBPFLE_SFMT_EMPTY },
-  { VIRTUAL_INSN_X_CTI_CHAIN, BPFBF_EBPFLE_INSN_X_CTI_CHAIN, BPFBF_EBPFLE_SFMT_EMPTY },
-  { VIRTUAL_INSN_X_CHAIN, BPFBF_EBPFLE_INSN_X_CHAIN, BPFBF_EBPFLE_SFMT_EMPTY },
-  { VIRTUAL_INSN_X_BEGIN, BPFBF_EBPFLE_INSN_X_BEGIN, BPFBF_EBPFLE_SFMT_EMPTY },
-  { BPF_INSN_ADDILE, BPFBF_EBPFLE_INSN_ADDILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_ADDRLE, BPFBF_EBPFLE_INSN_ADDRLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_ADD32ILE, BPFBF_EBPFLE_INSN_ADD32ILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_ADD32RLE, BPFBF_EBPFLE_INSN_ADD32RLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_SUBILE, BPFBF_EBPFLE_INSN_SUBILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_SUBRLE, BPFBF_EBPFLE_INSN_SUBRLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_SUB32ILE, BPFBF_EBPFLE_INSN_SUB32ILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_SUB32RLE, BPFBF_EBPFLE_INSN_SUB32RLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_MULILE, BPFBF_EBPFLE_INSN_MULILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_MULRLE, BPFBF_EBPFLE_INSN_MULRLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_MUL32ILE, BPFBF_EBPFLE_INSN_MUL32ILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_MUL32RLE, BPFBF_EBPFLE_INSN_MUL32RLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_DIVILE, BPFBF_EBPFLE_INSN_DIVILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_DIVRLE, BPFBF_EBPFLE_INSN_DIVRLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_DIV32ILE, BPFBF_EBPFLE_INSN_DIV32ILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_DIV32RLE, BPFBF_EBPFLE_INSN_DIV32RLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_ORILE, BPFBF_EBPFLE_INSN_ORILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_ORRLE, BPFBF_EBPFLE_INSN_ORRLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_OR32ILE, BPFBF_EBPFLE_INSN_OR32ILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_OR32RLE, BPFBF_EBPFLE_INSN_OR32RLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_ANDILE, BPFBF_EBPFLE_INSN_ANDILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_ANDRLE, BPFBF_EBPFLE_INSN_ANDRLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_AND32ILE, BPFBF_EBPFLE_INSN_AND32ILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_AND32RLE, BPFBF_EBPFLE_INSN_AND32RLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_LSHILE, BPFBF_EBPFLE_INSN_LSHILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_LSHRLE, BPFBF_EBPFLE_INSN_LSHRLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_LSH32ILE, BPFBF_EBPFLE_INSN_LSH32ILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_LSH32RLE, BPFBF_EBPFLE_INSN_LSH32RLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_RSHILE, BPFBF_EBPFLE_INSN_RSHILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_RSHRLE, BPFBF_EBPFLE_INSN_RSHRLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_RSH32ILE, BPFBF_EBPFLE_INSN_RSH32ILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_RSH32RLE, BPFBF_EBPFLE_INSN_RSH32RLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_MODILE, BPFBF_EBPFLE_INSN_MODILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_MODRLE, BPFBF_EBPFLE_INSN_MODRLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_MOD32ILE, BPFBF_EBPFLE_INSN_MOD32ILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_MOD32RLE, BPFBF_EBPFLE_INSN_MOD32RLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_XORILE, BPFBF_EBPFLE_INSN_XORILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_XORRLE, BPFBF_EBPFLE_INSN_XORRLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_XOR32ILE, BPFBF_EBPFLE_INSN_XOR32ILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_XOR32RLE, BPFBF_EBPFLE_INSN_XOR32RLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_ARSHILE, BPFBF_EBPFLE_INSN_ARSHILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_ARSHRLE, BPFBF_EBPFLE_INSN_ARSHRLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_ARSH32ILE, BPFBF_EBPFLE_INSN_ARSH32ILE, BPFBF_EBPFLE_SFMT_ADDILE },
-  { BPF_INSN_ARSH32RLE, BPFBF_EBPFLE_INSN_ARSH32RLE, BPFBF_EBPFLE_SFMT_ADDRLE },
-  { BPF_INSN_NEGLE, BPFBF_EBPFLE_INSN_NEGLE, BPFBF_EBPFLE_SFMT_NEGLE },
-  { BPF_INSN_NEG32LE, BPFBF_EBPFLE_INSN_NEG32LE, BPFBF_EBPFLE_SFMT_NEGLE },
-  { BPF_INSN_MOVILE, BPFBF_EBPFLE_INSN_MOVILE, BPFBF_EBPFLE_SFMT_MOVILE },
-  { BPF_INSN_MOVRLE, BPFBF_EBPFLE_INSN_MOVRLE, BPFBF_EBPFLE_SFMT_MOVRLE },
-  { BPF_INSN_MOV32ILE, BPFBF_EBPFLE_INSN_MOV32ILE, BPFBF_EBPFLE_SFMT_MOVILE },
-  { BPF_INSN_MOV32RLE, BPFBF_EBPFLE_INSN_MOV32RLE, BPFBF_EBPFLE_SFMT_MOVRLE },
-  { BPF_INSN_ENDLELE, BPFBF_EBPFLE_INSN_ENDLELE, BPFBF_EBPFLE_SFMT_ENDLELE },
-  { BPF_INSN_ENDBELE, BPFBF_EBPFLE_INSN_ENDBELE, BPFBF_EBPFLE_SFMT_ENDLELE },
-  { BPF_INSN_LDDWLE, BPFBF_EBPFLE_INSN_LDDWLE, BPFBF_EBPFLE_SFMT_LDDWLE },
-  { BPF_INSN_LDABSW, BPFBF_EBPFLE_INSN_LDABSW, BPFBF_EBPFLE_SFMT_LDABSW },
-  { BPF_INSN_LDABSH, BPFBF_EBPFLE_INSN_LDABSH, BPFBF_EBPFLE_SFMT_LDABSH },
-  { BPF_INSN_LDABSB, BPFBF_EBPFLE_INSN_LDABSB, BPFBF_EBPFLE_SFMT_LDABSB },
-  { BPF_INSN_LDABSDW, BPFBF_EBPFLE_INSN_LDABSDW, BPFBF_EBPFLE_SFMT_LDABSDW },
-  { BPF_INSN_LDINDWLE, BPFBF_EBPFLE_INSN_LDINDWLE, BPFBF_EBPFLE_SFMT_LDINDWLE },
-  { BPF_INSN_LDINDHLE, BPFBF_EBPFLE_INSN_LDINDHLE, BPFBF_EBPFLE_SFMT_LDINDHLE },
-  { BPF_INSN_LDINDBLE, BPFBF_EBPFLE_INSN_LDINDBLE, BPFBF_EBPFLE_SFMT_LDINDBLE },
-  { BPF_INSN_LDINDDWLE, BPFBF_EBPFLE_INSN_LDINDDWLE, BPFBF_EBPFLE_SFMT_LDINDDWLE },
-  { BPF_INSN_LDXWLE, BPFBF_EBPFLE_INSN_LDXWLE, BPFBF_EBPFLE_SFMT_LDXWLE },
-  { BPF_INSN_LDXHLE, BPFBF_EBPFLE_INSN_LDXHLE, BPFBF_EBPFLE_SFMT_LDXHLE },
-  { BPF_INSN_LDXBLE, BPFBF_EBPFLE_INSN_LDXBLE, BPFBF_EBPFLE_SFMT_LDXBLE },
-  { BPF_INSN_LDXDWLE, BPFBF_EBPFLE_INSN_LDXDWLE, BPFBF_EBPFLE_SFMT_LDXDWLE },
-  { BPF_INSN_STXWLE, BPFBF_EBPFLE_INSN_STXWLE, BPFBF_EBPFLE_SFMT_STXWLE },
-  { BPF_INSN_STXHLE, BPFBF_EBPFLE_INSN_STXHLE, BPFBF_EBPFLE_SFMT_STXHLE },
-  { BPF_INSN_STXBLE, BPFBF_EBPFLE_INSN_STXBLE, BPFBF_EBPFLE_SFMT_STXBLE },
-  { BPF_INSN_STXDWLE, BPFBF_EBPFLE_INSN_STXDWLE, BPFBF_EBPFLE_SFMT_STXDWLE },
-  { BPF_INSN_STBLE, BPFBF_EBPFLE_INSN_STBLE, BPFBF_EBPFLE_SFMT_STBLE },
-  { BPF_INSN_STHLE, BPFBF_EBPFLE_INSN_STHLE, BPFBF_EBPFLE_SFMT_STHLE },
-  { BPF_INSN_STWLE, BPFBF_EBPFLE_INSN_STWLE, BPFBF_EBPFLE_SFMT_STWLE },
-  { BPF_INSN_STDWLE, BPFBF_EBPFLE_INSN_STDWLE, BPFBF_EBPFLE_SFMT_STDWLE },
-  { BPF_INSN_JEQILE, BPFBF_EBPFLE_INSN_JEQILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JEQRLE, BPFBF_EBPFLE_INSN_JEQRLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JEQ32ILE, BPFBF_EBPFLE_INSN_JEQ32ILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JEQ32RLE, BPFBF_EBPFLE_INSN_JEQ32RLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JGTILE, BPFBF_EBPFLE_INSN_JGTILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JGTRLE, BPFBF_EBPFLE_INSN_JGTRLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JGT32ILE, BPFBF_EBPFLE_INSN_JGT32ILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JGT32RLE, BPFBF_EBPFLE_INSN_JGT32RLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JGEILE, BPFBF_EBPFLE_INSN_JGEILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JGERLE, BPFBF_EBPFLE_INSN_JGERLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JGE32ILE, BPFBF_EBPFLE_INSN_JGE32ILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JGE32RLE, BPFBF_EBPFLE_INSN_JGE32RLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JLTILE, BPFBF_EBPFLE_INSN_JLTILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JLTRLE, BPFBF_EBPFLE_INSN_JLTRLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JLT32ILE, BPFBF_EBPFLE_INSN_JLT32ILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JLT32RLE, BPFBF_EBPFLE_INSN_JLT32RLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JLEILE, BPFBF_EBPFLE_INSN_JLEILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JLERLE, BPFBF_EBPFLE_INSN_JLERLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JLE32ILE, BPFBF_EBPFLE_INSN_JLE32ILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JLE32RLE, BPFBF_EBPFLE_INSN_JLE32RLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JSETILE, BPFBF_EBPFLE_INSN_JSETILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JSETRLE, BPFBF_EBPFLE_INSN_JSETRLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JSET32ILE, BPFBF_EBPFLE_INSN_JSET32ILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JSET32RLE, BPFBF_EBPFLE_INSN_JSET32RLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JNEILE, BPFBF_EBPFLE_INSN_JNEILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JNERLE, BPFBF_EBPFLE_INSN_JNERLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JNE32ILE, BPFBF_EBPFLE_INSN_JNE32ILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JNE32RLE, BPFBF_EBPFLE_INSN_JNE32RLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JSGTILE, BPFBF_EBPFLE_INSN_JSGTILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JSGTRLE, BPFBF_EBPFLE_INSN_JSGTRLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JSGT32ILE, BPFBF_EBPFLE_INSN_JSGT32ILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JSGT32RLE, BPFBF_EBPFLE_INSN_JSGT32RLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JSGEILE, BPFBF_EBPFLE_INSN_JSGEILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JSGERLE, BPFBF_EBPFLE_INSN_JSGERLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JSGE32ILE, BPFBF_EBPFLE_INSN_JSGE32ILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JSGE32RLE, BPFBF_EBPFLE_INSN_JSGE32RLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JSLTILE, BPFBF_EBPFLE_INSN_JSLTILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JSLTRLE, BPFBF_EBPFLE_INSN_JSLTRLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JSLT32ILE, BPFBF_EBPFLE_INSN_JSLT32ILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JSLT32RLE, BPFBF_EBPFLE_INSN_JSLT32RLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JSLEILE, BPFBF_EBPFLE_INSN_JSLEILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JSLERLE, BPFBF_EBPFLE_INSN_JSLERLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_JSLE32ILE, BPFBF_EBPFLE_INSN_JSLE32ILE, BPFBF_EBPFLE_SFMT_JEQILE },
-  { BPF_INSN_JSLE32RLE, BPFBF_EBPFLE_INSN_JSLE32RLE, BPFBF_EBPFLE_SFMT_JEQRLE },
-  { BPF_INSN_CALLLE, BPFBF_EBPFLE_INSN_CALLLE, BPFBF_EBPFLE_SFMT_CALLLE },
-  { BPF_INSN_JA, BPFBF_EBPFLE_INSN_JA, BPFBF_EBPFLE_SFMT_JA },
-  { BPF_INSN_EXIT, BPFBF_EBPFLE_INSN_EXIT, BPFBF_EBPFLE_SFMT_EXIT },
-  { BPF_INSN_XADDDWLE, BPFBF_EBPFLE_INSN_XADDDWLE, BPFBF_EBPFLE_SFMT_XADDDWLE },
-  { BPF_INSN_XADDWLE, BPFBF_EBPFLE_INSN_XADDWLE, BPFBF_EBPFLE_SFMT_XADDWLE },
-  { BPF_INSN_BRKPT, BPFBF_EBPFLE_INSN_BRKPT, BPFBF_EBPFLE_SFMT_EXIT },
-};
-
-static const struct insn_sem bpfbf_ebpfle_insn_sem_invalid =
-{
-  VIRTUAL_INSN_X_INVALID, BPFBF_EBPFLE_INSN_X_INVALID, BPFBF_EBPFLE_SFMT_EMPTY
-};
-
-/* Initialize an IDESC from the compile-time computable parts.  */
-
-static INLINE void
-init_idesc (SIM_CPU *cpu, IDESC *id, const struct insn_sem *t)
-{
-  const CGEN_INSN *insn_table = CGEN_CPU_INSN_TABLE (CPU_CPU_DESC (cpu))->init_entries;
-
-  id->num = t->index;
-  id->sfmt = t->sfmt;
-  if ((int) t->type <= 0)
-    id->idata = & cgen_virtual_insn_table[- (int) t->type];
-  else
-    id->idata = & insn_table[t->type];
-  id->attrs = CGEN_INSN_ATTRS (id->idata);
-  /* Oh my god, a magic number.  */
-  id->length = CGEN_INSN_BITSIZE (id->idata) / 8;
-
-#if WITH_PROFILE_MODEL_P
-  id->timing = & MODEL_TIMING (CPU_MODEL (cpu)) [t->index];
-  {
-    SIM_DESC sd = CPU_STATE (cpu);
-    SIM_ASSERT (t->index == id->timing->num);
-  }
-#endif
-
-  /* Semantic pointers are initialized elsewhere.  */
-}
-
-/* Initialize the instruction descriptor table.  */
-
-void
-bpfbf_ebpfle_init_idesc_table (SIM_CPU *cpu)
-{
-  IDESC *id,*tabend;
-  const struct insn_sem *t,*tend;
-  int tabsize = BPFBF_EBPFLE_INSN__MAX;
-  IDESC *table = bpfbf_ebpfle_insn_data;
-
-  memset (table, 0, tabsize * sizeof (IDESC));
-
-  /* First set all entries to the `invalid insn'.  */
-  t = & bpfbf_ebpfle_insn_sem_invalid;
-  for (id = table, tabend = table + tabsize; id < tabend; ++id)
-    init_idesc (cpu, id, t);
-
-  /* Now fill in the values for the chosen cpu.  */
-  for (t = bpfbf_ebpfle_insn_sem, tend = t + sizeof (bpfbf_ebpfle_insn_sem) / sizeof (*t);
-       t != tend; ++t)
-    {
-      init_idesc (cpu, & table[t->index], t);
-    }
-
-  /* Link the IDESC table into the cpu.  */
-  CPU_IDESC (cpu) = table;
-}
-
-/* Given an instruction, return a pointer to its IDESC entry.  */
-
-const IDESC *
-bpfbf_ebpfle_decode (SIM_CPU *current_cpu, IADDR pc,
-              CGEN_INSN_WORD base_insn,
-              ARGBUF *abuf)
-{
-  /* Result of decoder.  */
-  BPFBF_EBPFLE_INSN_TYPE itype;
-
-  {
-    CGEN_INSN_WORD insn = base_insn;
-
-    {
-      unsigned int val = (((insn >> 0) & (255 << 0)));
-      switch (val)
-      {
-      case 4 : itype = BPFBF_EBPFLE_INSN_ADD32ILE; goto extract_sfmt_addile;
-      case 5 : itype = BPFBF_EBPFLE_INSN_JA; goto extract_sfmt_ja;
-      case 7 : itype = BPFBF_EBPFLE_INSN_ADDILE; goto extract_sfmt_addile;
-      case 12 : itype = BPFBF_EBPFLE_INSN_ADD32RLE; goto extract_sfmt_addrle;
-      case 15 : itype = BPFBF_EBPFLE_INSN_ADDRLE; goto extract_sfmt_addrle;
-      case 20 : itype = BPFBF_EBPFLE_INSN_SUB32ILE; goto extract_sfmt_addile;
-      case 21 : itype = BPFBF_EBPFLE_INSN_JEQILE; goto extract_sfmt_jeqile;
-      case 22 : itype = BPFBF_EBPFLE_INSN_JEQ32ILE; goto extract_sfmt_jeqile;
-      case 23 : itype = BPFBF_EBPFLE_INSN_SUBILE; goto extract_sfmt_addile;
-      case 24 : itype = BPFBF_EBPFLE_INSN_LDDWLE; goto extract_sfmt_lddwle;
-      case 28 : itype = BPFBF_EBPFLE_INSN_SUB32RLE; goto extract_sfmt_addrle;
-      case 29 : itype = BPFBF_EBPFLE_INSN_JEQRLE; goto extract_sfmt_jeqrle;
-      case 30 : itype = BPFBF_EBPFLE_INSN_JEQ32RLE; goto extract_sfmt_jeqrle;
-      case 31 : itype = BPFBF_EBPFLE_INSN_SUBRLE; goto extract_sfmt_addrle;
-      case 32 : itype = BPFBF_EBPFLE_INSN_LDABSW; goto extract_sfmt_ldabsw;
-      case 36 : itype = BPFBF_EBPFLE_INSN_MUL32ILE; goto extract_sfmt_addile;
-      case 37 : itype = BPFBF_EBPFLE_INSN_JGTILE; goto extract_sfmt_jeqile;
-      case 38 : itype = BPFBF_EBPFLE_INSN_JGT32ILE; goto extract_sfmt_jeqile;
-      case 39 : itype = BPFBF_EBPFLE_INSN_MULILE; goto extract_sfmt_addile;
-      case 40 : itype = BPFBF_EBPFLE_INSN_LDABSH; goto extract_sfmt_ldabsh;
-      case 44 : itype = BPFBF_EBPFLE_INSN_MUL32RLE; goto extract_sfmt_addrle;
-      case 45 : itype = BPFBF_EBPFLE_INSN_JGTRLE; goto extract_sfmt_jeqrle;
-      case 46 : itype = BPFBF_EBPFLE_INSN_JGT32RLE; goto extract_sfmt_jeqrle;
-      case 47 : itype = BPFBF_EBPFLE_INSN_MULRLE; goto extract_sfmt_addrle;
-      case 48 : itype = BPFBF_EBPFLE_INSN_LDABSB; goto extract_sfmt_ldabsb;
-      case 52 : itype = BPFBF_EBPFLE_INSN_DIV32ILE; goto extract_sfmt_addile;
-      case 53 : itype = BPFBF_EBPFLE_INSN_JGEILE; goto extract_sfmt_jeqile;
-      case 54 : itype = BPFBF_EBPFLE_INSN_JGE32ILE; goto extract_sfmt_jeqile;
-      case 55 : itype = BPFBF_EBPFLE_INSN_DIVILE; goto extract_sfmt_addile;
-      case 56 : itype = BPFBF_EBPFLE_INSN_LDABSDW; goto extract_sfmt_ldabsdw;
-      case 60 : itype = BPFBF_EBPFLE_INSN_DIV32RLE; goto extract_sfmt_addrle;
-      case 61 : itype = BPFBF_EBPFLE_INSN_JGERLE; goto extract_sfmt_jeqrle;
-      case 62 : itype = BPFBF_EBPFLE_INSN_JGE32RLE; goto extract_sfmt_jeqrle;
-      case 63 : itype = BPFBF_EBPFLE_INSN_DIVRLE; goto extract_sfmt_addrle;
-      case 64 : itype = BPFBF_EBPFLE_INSN_LDINDWLE; goto extract_sfmt_ldindwle;
-      case 68 : itype = BPFBF_EBPFLE_INSN_OR32ILE; goto extract_sfmt_addile;
-      case 69 : itype = BPFBF_EBPFLE_INSN_JSETILE; goto extract_sfmt_jeqile;
-      case 70 : itype = BPFBF_EBPFLE_INSN_JSET32ILE; goto extract_sfmt_jeqile;
-      case 71 : itype = BPFBF_EBPFLE_INSN_ORILE; goto extract_sfmt_addile;
-      case 72 : itype = BPFBF_EBPFLE_INSN_LDINDHLE; goto extract_sfmt_ldindhle;
-      case 76 : itype = BPFBF_EBPFLE_INSN_OR32RLE; goto extract_sfmt_addrle;
-      case 77 : itype = BPFBF_EBPFLE_INSN_JSETRLE; goto extract_sfmt_jeqrle;
-      case 78 : itype = BPFBF_EBPFLE_INSN_JSET32RLE; goto extract_sfmt_jeqrle;
-      case 79 : itype = BPFBF_EBPFLE_INSN_ORRLE; goto extract_sfmt_addrle;
-      case 80 : itype = BPFBF_EBPFLE_INSN_LDINDBLE; goto extract_sfmt_ldindble;
-      case 84 : itype = BPFBF_EBPFLE_INSN_AND32ILE; goto extract_sfmt_addile;
-      case 85 : itype = BPFBF_EBPFLE_INSN_JNEILE; goto extract_sfmt_jeqile;
-      case 86 : itype = BPFBF_EBPFLE_INSN_JNE32ILE; goto extract_sfmt_jeqile;
-      case 87 : itype = BPFBF_EBPFLE_INSN_ANDILE; goto extract_sfmt_addile;
-      case 88 : itype = BPFBF_EBPFLE_INSN_LDINDDWLE; goto extract_sfmt_ldinddwle;
-      case 92 : itype = BPFBF_EBPFLE_INSN_AND32RLE; goto extract_sfmt_addrle;
-      case 93 : itype = BPFBF_EBPFLE_INSN_JNERLE; goto extract_sfmt_jeqrle;
-      case 94 : itype = BPFBF_EBPFLE_INSN_JNE32RLE; goto extract_sfmt_jeqrle;
-      case 95 : itype = BPFBF_EBPFLE_INSN_ANDRLE; goto extract_sfmt_addrle;
-      case 97 : itype = BPFBF_EBPFLE_INSN_LDXWLE; goto extract_sfmt_ldxwle;
-      case 98 : itype = BPFBF_EBPFLE_INSN_STWLE; goto extract_sfmt_stwle;
-      case 99 : itype = BPFBF_EBPFLE_INSN_STXWLE; goto extract_sfmt_stxwle;
-      case 100 : itype = BPFBF_EBPFLE_INSN_LSH32ILE; goto extract_sfmt_addile;
-      case 101 : itype = BPFBF_EBPFLE_INSN_JSGTILE; goto extract_sfmt_jeqile;
-      case 102 : itype = BPFBF_EBPFLE_INSN_JSGT32ILE; goto extract_sfmt_jeqile;
-      case 103 : itype = BPFBF_EBPFLE_INSN_LSHILE; goto extract_sfmt_addile;
-      case 105 : itype = BPFBF_EBPFLE_INSN_LDXHLE; goto extract_sfmt_ldxhle;
-      case 106 : itype = BPFBF_EBPFLE_INSN_STHLE; goto extract_sfmt_sthle;
-      case 107 : itype = BPFBF_EBPFLE_INSN_STXHLE; goto extract_sfmt_stxhle;
-      case 108 : itype = BPFBF_EBPFLE_INSN_LSH32RLE; goto extract_sfmt_addrle;
-      case 109 : itype = BPFBF_EBPFLE_INSN_JSGTRLE; goto extract_sfmt_jeqrle;
-      case 110 : itype = BPFBF_EBPFLE_INSN_JSGT32RLE; goto extract_sfmt_jeqrle;
-      case 111 : itype = BPFBF_EBPFLE_INSN_LSHRLE; goto extract_sfmt_addrle;
-      case 113 : itype = BPFBF_EBPFLE_INSN_LDXBLE; goto extract_sfmt_ldxble;
-      case 114 : itype = BPFBF_EBPFLE_INSN_STBLE; goto extract_sfmt_stble;
-      case 115 : itype = BPFBF_EBPFLE_INSN_STXBLE; goto extract_sfmt_stxble;
-      case 116 : itype = BPFBF_EBPFLE_INSN_RSH32ILE; goto extract_sfmt_addile;
-      case 117 : itype = BPFBF_EBPFLE_INSN_JSGEILE; goto extract_sfmt_jeqile;
-      case 118 : itype = BPFBF_EBPFLE_INSN_JSGE32ILE; goto extract_sfmt_jeqile;
-      case 119 : itype = BPFBF_EBPFLE_INSN_RSHILE; goto extract_sfmt_addile;
-      case 121 : itype = BPFBF_EBPFLE_INSN_LDXDWLE; goto extract_sfmt_ldxdwle;
-      case 122 : itype = BPFBF_EBPFLE_INSN_STDWLE; goto extract_sfmt_stdwle;
-      case 123 : itype = BPFBF_EBPFLE_INSN_STXDWLE; goto extract_sfmt_stxdwle;
-      case 124 : itype = BPFBF_EBPFLE_INSN_RSH32RLE; goto extract_sfmt_addrle;
-      case 125 : itype = BPFBF_EBPFLE_INSN_JSGERLE; goto extract_sfmt_jeqrle;
-      case 126 : itype = BPFBF_EBPFLE_INSN_JSGE32RLE; goto extract_sfmt_jeqrle;
-      case 127 : itype = BPFBF_EBPFLE_INSN_RSHRLE; goto extract_sfmt_addrle;
-      case 132 : itype = BPFBF_EBPFLE_INSN_NEG32LE; goto extract_sfmt_negle;
-      case 133 : itype = BPFBF_EBPFLE_INSN_CALLLE; goto extract_sfmt_callle;
-      case 135 : itype = BPFBF_EBPFLE_INSN_NEGLE; goto extract_sfmt_negle;
-      case 140 : itype = BPFBF_EBPFLE_INSN_BRKPT; goto extract_sfmt_exit;
-      case 148 : itype = BPFBF_EBPFLE_INSN_MOD32ILE; goto extract_sfmt_addile;
-      case 149 : itype = BPFBF_EBPFLE_INSN_EXIT; goto extract_sfmt_exit;
-      case 151 : itype = BPFBF_EBPFLE_INSN_MODILE; goto extract_sfmt_addile;
-      case 156 : itype = BPFBF_EBPFLE_INSN_MOD32RLE; goto extract_sfmt_addrle;
-      case 159 : itype = BPFBF_EBPFLE_INSN_MODRLE; goto extract_sfmt_addrle;
-      case 164 : itype = BPFBF_EBPFLE_INSN_XOR32ILE; goto extract_sfmt_addile;
-      case 165 : itype = BPFBF_EBPFLE_INSN_JLTILE; goto extract_sfmt_jeqile;
-      case 166 : itype = BPFBF_EBPFLE_INSN_JLT32ILE; goto extract_sfmt_jeqile;
-      case 167 : itype = BPFBF_EBPFLE_INSN_XORILE; goto extract_sfmt_addile;
-      case 172 : itype = BPFBF_EBPFLE_INSN_XOR32RLE; goto extract_sfmt_addrle;
-      case 173 : itype = BPFBF_EBPFLE_INSN_JLTRLE; goto extract_sfmt_jeqrle;
-      case 174 : itype = BPFBF_EBPFLE_INSN_JLT32RLE; goto extract_sfmt_jeqrle;
-      case 175 : itype = BPFBF_EBPFLE_INSN_XORRLE; goto extract_sfmt_addrle;
-      case 180 : itype = BPFBF_EBPFLE_INSN_MOV32ILE; goto extract_sfmt_movile;
-      case 181 : itype = BPFBF_EBPFLE_INSN_JLEILE; goto extract_sfmt_jeqile;
-      case 182 : itype = BPFBF_EBPFLE_INSN_JLE32ILE; goto extract_sfmt_jeqile;
-      case 183 : itype = BPFBF_EBPFLE_INSN_MOVILE; goto extract_sfmt_movile;
-      case 188 : itype = BPFBF_EBPFLE_INSN_MOV32RLE; goto extract_sfmt_movrle;
-      case 189 : itype = BPFBF_EBPFLE_INSN_JLERLE; goto extract_sfmt_jeqrle;
-      case 190 : itype = BPFBF_EBPFLE_INSN_JLE32RLE; goto extract_sfmt_jeqrle;
-      case 191 : itype = BPFBF_EBPFLE_INSN_MOVRLE; goto extract_sfmt_movrle;
-      case 195 : itype = BPFBF_EBPFLE_INSN_XADDWLE; goto extract_sfmt_xaddwle;
-      case 196 : itype = BPFBF_EBPFLE_INSN_ARSH32ILE; goto extract_sfmt_addile;
-      case 197 : itype = BPFBF_EBPFLE_INSN_JSLTILE; goto extract_sfmt_jeqile;
-      case 198 : itype = BPFBF_EBPFLE_INSN_JSLT32ILE; goto extract_sfmt_jeqile;
-      case 199 : itype = BPFBF_EBPFLE_INSN_ARSHILE; goto extract_sfmt_addile;
-      case 204 : itype = BPFBF_EBPFLE_INSN_ARSH32RLE; goto extract_sfmt_addrle;
-      case 205 : itype = BPFBF_EBPFLE_INSN_JSLTRLE; goto extract_sfmt_jeqrle;
-      case 206 : itype = BPFBF_EBPFLE_INSN_JSLT32RLE; goto extract_sfmt_jeqrle;
-      case 207 : itype = BPFBF_EBPFLE_INSN_ARSHRLE; goto extract_sfmt_addrle;
-      case 212 : itype = BPFBF_EBPFLE_INSN_ENDLELE; goto extract_sfmt_endlele;
-      case 213 : itype = BPFBF_EBPFLE_INSN_JSLEILE; goto extract_sfmt_jeqile;
-      case 214 : itype = BPFBF_EBPFLE_INSN_JSLE32ILE; goto extract_sfmt_jeqile;
-      case 219 : itype = BPFBF_EBPFLE_INSN_XADDDWLE; goto extract_sfmt_xadddwle;
-      case 220 : itype = BPFBF_EBPFLE_INSN_ENDBELE; goto extract_sfmt_endlele;
-      case 221 : itype = BPFBF_EBPFLE_INSN_JSLERLE; goto extract_sfmt_jeqrle;
-      case 222 : itype = BPFBF_EBPFLE_INSN_JSLE32RLE; goto extract_sfmt_jeqrle;
-      default : itype = BPFBF_EBPFLE_INSN_X_INVALID; goto extract_sfmt_empty;
-      }
-    }
-  }
-
-  /* The instruction has been decoded, now extract the fields.  */
-
- extract_sfmt_empty:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-#define FLD(f) abuf->fields.sfmt_empty.f
-
-
-  /* Record the fields for the semantic handler.  */
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_empty", (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_addile:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stble.f
-    INT f_imm32;
-    UINT f_dstle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_addile", "f_dstle 0x%x", 'x', f_dstle, "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_addrle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_addrle", "f_dstle 0x%x", 'x', f_dstle, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_negle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_lddwle.f
-    UINT f_dstle;
-
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_negle", "f_dstle 0x%x", 'x', f_dstle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_movile:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stble.f
-    INT f_imm32;
-    UINT f_dstle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_dstle) = f_dstle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_movile", "f_imm32 0x%x", 'x', f_imm32, "f_dstle 0x%x", 'x', f_dstle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_movrle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_srcle) = f_srcle;
-  FLD (f_dstle) = f_dstle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_movrle", "f_srcle 0x%x", 'x', f_srcle, "f_dstle 0x%x", 'x', f_dstle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_endlele:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stble.f
-    INT f_imm32;
-    UINT f_dstle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_endlele", "f_dstle 0x%x", 'x', f_dstle, "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_lddwle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_lddwle.f
-    UINT f_imm64_c;
-    UINT f_imm64_b;
-    UINT f_imm64_a;
-    UINT f_dstle;
-    DI f_imm64;
-    /* Contents of trailing part of insn.  */
-    UINT word_1;
-    UINT word_2;
-
-  word_1 = GETIMEMUSI (current_cpu, pc + 8);
-  word_2 = GETIMEMUSI (current_cpu, pc + 12);
-    f_imm64_c = (0|(EXTRACT_LSB0_UINT (word_2, 32, 31, 32) << 0));
-    f_imm64_b = (0|(EXTRACT_LSB0_UINT (word_1, 32, 31, 32) << 0));
-    f_imm64_a = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-{
-  f_imm64 = ((((((UDI) (UINT) (f_imm64_c))) << (32))) | (((UDI) (UINT) (f_imm64_a))));
-}
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm64) = f_imm64;
-  FLD (f_dstle) = f_dstle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_lddwle", "f_imm64 0x%x", 'x', f_imm64, "f_dstle 0x%x", 'x', f_dstle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldabsw:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-    INT f_imm32;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldabsw", "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldabsh:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-    INT f_imm32;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldabsh", "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldabsb:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-    INT f_imm32;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldabsb", "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldabsdw:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-    INT f_imm32;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldabsdw", "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldindwle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-    INT f_imm32;
-    UINT f_srcle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldindwle", "f_imm32 0x%x", 'x', f_imm32, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldindhle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-    INT f_imm32;
-    UINT f_srcle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldindhle", "f_imm32 0x%x", 'x', f_imm32, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldindble:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-    INT f_imm32;
-    UINT f_srcle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldindble", "f_imm32 0x%x", 'x', f_imm32, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldinddwle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-    INT f_imm32;
-    UINT f_srcle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldinddwle", "f_imm32 0x%x", 'x', f_imm32, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldxwle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    HI f_offset16;
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcle) = f_srcle;
-  FLD (f_dstle) = f_dstle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldxwle", "f_offset16 0x%x", 'x', f_offset16, "f_srcle 0x%x", 'x', f_srcle, "f_dstle 0x%x", 'x', f_dstle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldxhle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    HI f_offset16;
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcle) = f_srcle;
-  FLD (f_dstle) = f_dstle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldxhle", "f_offset16 0x%x", 'x', f_offset16, "f_srcle 0x%x", 'x', f_srcle, "f_dstle 0x%x", 'x', f_dstle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldxble:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    HI f_offset16;
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcle) = f_srcle;
-  FLD (f_dstle) = f_dstle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldxble", "f_offset16 0x%x", 'x', f_offset16, "f_srcle 0x%x", 'x', f_srcle, "f_dstle 0x%x", 'x', f_dstle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ldxdwle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    HI f_offset16;
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcle) = f_srcle;
-  FLD (f_dstle) = f_dstle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ldxdwle", "f_offset16 0x%x", 'x', f_offset16, "f_srcle 0x%x", 'x', f_srcle, "f_dstle 0x%x", 'x', f_dstle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stxwle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    HI f_offset16;
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stxwle", "f_dstle 0x%x", 'x', f_dstle, "f_offset16 0x%x", 'x', f_offset16, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stxhle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    HI f_offset16;
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stxhle", "f_dstle 0x%x", 'x', f_dstle, "f_offset16 0x%x", 'x', f_offset16, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stxble:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    HI f_offset16;
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stxble", "f_dstle 0x%x", 'x', f_dstle, "f_offset16 0x%x", 'x', f_offset16, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stxdwle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    HI f_offset16;
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stxdwle", "f_dstle 0x%x", 'x', f_dstle, "f_offset16 0x%x", 'x', f_offset16, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stble:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stble.f
-    INT f_imm32;
-    HI f_offset16;
-    UINT f_dstle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_imm32) = f_imm32;
-  FLD (f_offset16) = f_offset16;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stble", "f_dstle 0x%x", 'x', f_dstle, "f_imm32 0x%x", 'x', f_imm32, "f_offset16 0x%x", 'x', f_offset16, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_sthle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stble.f
-    INT f_imm32;
-    HI f_offset16;
-    UINT f_dstle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_imm32) = f_imm32;
-  FLD (f_offset16) = f_offset16;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_sthle", "f_dstle 0x%x", 'x', f_dstle, "f_imm32 0x%x", 'x', f_imm32, "f_offset16 0x%x", 'x', f_offset16, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stwle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stble.f
-    INT f_imm32;
-    HI f_offset16;
-    UINT f_dstle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_imm32) = f_imm32;
-  FLD (f_offset16) = f_offset16;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stwle", "f_dstle 0x%x", 'x', f_dstle, "f_imm32 0x%x", 'x', f_imm32, "f_offset16 0x%x", 'x', f_offset16, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_stdwle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stble.f
-    INT f_imm32;
-    HI f_offset16;
-    UINT f_dstle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_imm32) = f_imm32;
-  FLD (f_offset16) = f_offset16;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_stdwle", "f_dstle 0x%x", 'x', f_dstle, "f_imm32 0x%x", 'x', f_imm32, "f_offset16 0x%x", 'x', f_offset16, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_jeqile:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stble.f
-    INT f_imm32;
-    HI f_offset16;
-    UINT f_dstle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_dstle) = f_dstle;
-  FLD (f_imm32) = f_imm32;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_jeqile", "f_offset16 0x%x", 'x', f_offset16, "f_dstle 0x%x", 'x', f_dstle, "f_imm32 0x%x", 'x', f_imm32, (char *) 0));
-
-#if WITH_PROFILE_MODEL_P
-  /* Record the fields for profiling.  */
-  if (PROFILE_MODEL_P (current_cpu))
-    {
-    }
-#endif
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_jeqrle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    HI f_offset16;
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  FLD (f_dstle) = f_dstle;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_jeqrle", "f_offset16 0x%x", 'x', f_offset16, "f_dstle 0x%x", 'x', f_dstle, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#if WITH_PROFILE_MODEL_P
-  /* Record the fields for profiling.  */
-  if (PROFILE_MODEL_P (current_cpu))
-    {
-    }
-#endif
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_callle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-    INT f_imm32;
-    UINT f_srcle;
-
-    f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_imm32) = f_imm32;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_callle", "f_imm32 0x%x", 'x', f_imm32, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_ja:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_stble.f
-    HI f_offset16;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_offset16) = f_offset16;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_ja", "f_offset16 0x%x", 'x', f_offset16, (char *) 0));
-
-#if WITH_PROFILE_MODEL_P
-  /* Record the fields for profiling.  */
-  if (PROFILE_MODEL_P (current_cpu))
-    {
-    }
-#endif
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_exit:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-#define FLD(f) abuf->fields.sfmt_empty.f
-
-
-  /* Record the fields for the semantic handler.  */
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_exit", (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_xadddwle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    HI f_offset16;
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_xadddwle", "f_dstle 0x%x", 'x', f_dstle, "f_offset16 0x%x", 'x', f_offset16, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
- extract_sfmt_xaddwle:
-  {
-    const IDESC *idesc = &bpfbf_ebpfle_insn_data[itype];
-    CGEN_INSN_WORD insn = base_insn;
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-    HI f_offset16;
-    UINT f_srcle;
-    UINT f_dstle;
-
-    f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0));
-    f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0));
-    f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0));
-
-  /* Record the fields for the semantic handler.  */
-  FLD (f_dstle) = f_dstle;
-  FLD (f_offset16) = f_offset16;
-  FLD (f_srcle) = f_srcle;
-  CGEN_TRACE_EXTRACT (current_cpu, abuf, (current_cpu, pc, "sfmt_xaddwle", "f_dstle 0x%x", 'x', f_dstle, "f_offset16 0x%x", 'x', f_offset16, "f_srcle 0x%x", 'x', f_srcle, (char *) 0));
-
-#undef FLD
-    return idesc;
-  }
-
-}
diff --git a/sim/bpf/decode-le.h b/sim/bpf/decode-le.h
deleted file mode 100644 (file)
index 13c4e34..0000000
+++ /dev/null
@@ -1,94 +0,0 @@
-/* Decode header for bpfbf_ebpfle.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#ifndef BPFBF_EBPFLE_DECODE_H
-#define BPFBF_EBPFLE_DECODE_H
-
-extern const IDESC *bpfbf_ebpfle_decode (SIM_CPU *, IADDR,
-                                  CGEN_INSN_WORD,
-                                  ARGBUF *);
-extern void bpfbf_ebpfle_init_idesc_table (SIM_CPU *);
-extern void bpfbf_ebpfle_sem_init_idesc_table (SIM_CPU *);
-extern void bpfbf_ebpfle_semf_init_idesc_table (SIM_CPU *);
-
-/* Enum declaration for instructions in cpu family bpfbf.  */
-typedef enum bpfbf_ebpfle_insn_type {
-  BPFBF_EBPFLE_INSN_X_INVALID, BPFBF_EBPFLE_INSN_X_AFTER, BPFBF_EBPFLE_INSN_X_BEFORE, BPFBF_EBPFLE_INSN_X_CTI_CHAIN
- , BPFBF_EBPFLE_INSN_X_CHAIN, BPFBF_EBPFLE_INSN_X_BEGIN, BPFBF_EBPFLE_INSN_ADDILE, BPFBF_EBPFLE_INSN_ADDRLE
- , BPFBF_EBPFLE_INSN_ADD32ILE, BPFBF_EBPFLE_INSN_ADD32RLE, BPFBF_EBPFLE_INSN_SUBILE, BPFBF_EBPFLE_INSN_SUBRLE
- , BPFBF_EBPFLE_INSN_SUB32ILE, BPFBF_EBPFLE_INSN_SUB32RLE, BPFBF_EBPFLE_INSN_MULILE, BPFBF_EBPFLE_INSN_MULRLE
- , BPFBF_EBPFLE_INSN_MUL32ILE, BPFBF_EBPFLE_INSN_MUL32RLE, BPFBF_EBPFLE_INSN_DIVILE, BPFBF_EBPFLE_INSN_DIVRLE
- , BPFBF_EBPFLE_INSN_DIV32ILE, BPFBF_EBPFLE_INSN_DIV32RLE, BPFBF_EBPFLE_INSN_ORILE, BPFBF_EBPFLE_INSN_ORRLE
- , BPFBF_EBPFLE_INSN_OR32ILE, BPFBF_EBPFLE_INSN_OR32RLE, BPFBF_EBPFLE_INSN_ANDILE, BPFBF_EBPFLE_INSN_ANDRLE
- , BPFBF_EBPFLE_INSN_AND32ILE, BPFBF_EBPFLE_INSN_AND32RLE, BPFBF_EBPFLE_INSN_LSHILE, BPFBF_EBPFLE_INSN_LSHRLE
- , BPFBF_EBPFLE_INSN_LSH32ILE, BPFBF_EBPFLE_INSN_LSH32RLE, BPFBF_EBPFLE_INSN_RSHILE, BPFBF_EBPFLE_INSN_RSHRLE
- , BPFBF_EBPFLE_INSN_RSH32ILE, BPFBF_EBPFLE_INSN_RSH32RLE, BPFBF_EBPFLE_INSN_MODILE, BPFBF_EBPFLE_INSN_MODRLE
- , BPFBF_EBPFLE_INSN_MOD32ILE, BPFBF_EBPFLE_INSN_MOD32RLE, BPFBF_EBPFLE_INSN_XORILE, BPFBF_EBPFLE_INSN_XORRLE
- , BPFBF_EBPFLE_INSN_XOR32ILE, BPFBF_EBPFLE_INSN_XOR32RLE, BPFBF_EBPFLE_INSN_ARSHILE, BPFBF_EBPFLE_INSN_ARSHRLE
- , BPFBF_EBPFLE_INSN_ARSH32ILE, BPFBF_EBPFLE_INSN_ARSH32RLE, BPFBF_EBPFLE_INSN_NEGLE, BPFBF_EBPFLE_INSN_NEG32LE
- , BPFBF_EBPFLE_INSN_MOVILE, BPFBF_EBPFLE_INSN_MOVRLE, BPFBF_EBPFLE_INSN_MOV32ILE, BPFBF_EBPFLE_INSN_MOV32RLE
- , BPFBF_EBPFLE_INSN_ENDLELE, BPFBF_EBPFLE_INSN_ENDBELE, BPFBF_EBPFLE_INSN_LDDWLE, BPFBF_EBPFLE_INSN_LDABSW
- , BPFBF_EBPFLE_INSN_LDABSH, BPFBF_EBPFLE_INSN_LDABSB, BPFBF_EBPFLE_INSN_LDABSDW, BPFBF_EBPFLE_INSN_LDINDWLE
- , BPFBF_EBPFLE_INSN_LDINDHLE, BPFBF_EBPFLE_INSN_LDINDBLE, BPFBF_EBPFLE_INSN_LDINDDWLE, BPFBF_EBPFLE_INSN_LDXWLE
- , BPFBF_EBPFLE_INSN_LDXHLE, BPFBF_EBPFLE_INSN_LDXBLE, BPFBF_EBPFLE_INSN_LDXDWLE, BPFBF_EBPFLE_INSN_STXWLE
- , BPFBF_EBPFLE_INSN_STXHLE, BPFBF_EBPFLE_INSN_STXBLE, BPFBF_EBPFLE_INSN_STXDWLE, BPFBF_EBPFLE_INSN_STBLE
- , BPFBF_EBPFLE_INSN_STHLE, BPFBF_EBPFLE_INSN_STWLE, BPFBF_EBPFLE_INSN_STDWLE, BPFBF_EBPFLE_INSN_JEQILE
- , BPFBF_EBPFLE_INSN_JEQRLE, BPFBF_EBPFLE_INSN_JEQ32ILE, BPFBF_EBPFLE_INSN_JEQ32RLE, BPFBF_EBPFLE_INSN_JGTILE
- , BPFBF_EBPFLE_INSN_JGTRLE, BPFBF_EBPFLE_INSN_JGT32ILE, BPFBF_EBPFLE_INSN_JGT32RLE, BPFBF_EBPFLE_INSN_JGEILE
- , BPFBF_EBPFLE_INSN_JGERLE, BPFBF_EBPFLE_INSN_JGE32ILE, BPFBF_EBPFLE_INSN_JGE32RLE, BPFBF_EBPFLE_INSN_JLTILE
- , BPFBF_EBPFLE_INSN_JLTRLE, BPFBF_EBPFLE_INSN_JLT32ILE, BPFBF_EBPFLE_INSN_JLT32RLE, BPFBF_EBPFLE_INSN_JLEILE
- , BPFBF_EBPFLE_INSN_JLERLE, BPFBF_EBPFLE_INSN_JLE32ILE, BPFBF_EBPFLE_INSN_JLE32RLE, BPFBF_EBPFLE_INSN_JSETILE
- , BPFBF_EBPFLE_INSN_JSETRLE, BPFBF_EBPFLE_INSN_JSET32ILE, BPFBF_EBPFLE_INSN_JSET32RLE, BPFBF_EBPFLE_INSN_JNEILE
- , BPFBF_EBPFLE_INSN_JNERLE, BPFBF_EBPFLE_INSN_JNE32ILE, BPFBF_EBPFLE_INSN_JNE32RLE, BPFBF_EBPFLE_INSN_JSGTILE
- , BPFBF_EBPFLE_INSN_JSGTRLE, BPFBF_EBPFLE_INSN_JSGT32ILE, BPFBF_EBPFLE_INSN_JSGT32RLE, BPFBF_EBPFLE_INSN_JSGEILE
- , BPFBF_EBPFLE_INSN_JSGERLE, BPFBF_EBPFLE_INSN_JSGE32ILE, BPFBF_EBPFLE_INSN_JSGE32RLE, BPFBF_EBPFLE_INSN_JSLTILE
- , BPFBF_EBPFLE_INSN_JSLTRLE, BPFBF_EBPFLE_INSN_JSLT32ILE, BPFBF_EBPFLE_INSN_JSLT32RLE, BPFBF_EBPFLE_INSN_JSLEILE
- , BPFBF_EBPFLE_INSN_JSLERLE, BPFBF_EBPFLE_INSN_JSLE32ILE, BPFBF_EBPFLE_INSN_JSLE32RLE, BPFBF_EBPFLE_INSN_CALLLE
- , BPFBF_EBPFLE_INSN_JA, BPFBF_EBPFLE_INSN_EXIT, BPFBF_EBPFLE_INSN_XADDDWLE, BPFBF_EBPFLE_INSN_XADDWLE
- , BPFBF_EBPFLE_INSN_BRKPT, BPFBF_EBPFLE_INSN__MAX
-} BPFBF_EBPFLE_INSN_TYPE;
-
-/* Enum declaration for semantic formats in cpu family bpfbf.  */
-typedef enum bpfbf_ebpfle_sfmt_type {
-  BPFBF_EBPFLE_SFMT_EMPTY, BPFBF_EBPFLE_SFMT_ADDILE, BPFBF_EBPFLE_SFMT_ADDRLE, BPFBF_EBPFLE_SFMT_NEGLE
- , BPFBF_EBPFLE_SFMT_MOVILE, BPFBF_EBPFLE_SFMT_MOVRLE, BPFBF_EBPFLE_SFMT_ENDLELE, BPFBF_EBPFLE_SFMT_LDDWLE
- , BPFBF_EBPFLE_SFMT_LDABSW, BPFBF_EBPFLE_SFMT_LDABSH, BPFBF_EBPFLE_SFMT_LDABSB, BPFBF_EBPFLE_SFMT_LDABSDW
- , BPFBF_EBPFLE_SFMT_LDINDWLE, BPFBF_EBPFLE_SFMT_LDINDHLE, BPFBF_EBPFLE_SFMT_LDINDBLE, BPFBF_EBPFLE_SFMT_LDINDDWLE
- , BPFBF_EBPFLE_SFMT_LDXWLE, BPFBF_EBPFLE_SFMT_LDXHLE, BPFBF_EBPFLE_SFMT_LDXBLE, BPFBF_EBPFLE_SFMT_LDXDWLE
- , BPFBF_EBPFLE_SFMT_STXWLE, BPFBF_EBPFLE_SFMT_STXHLE, BPFBF_EBPFLE_SFMT_STXBLE, BPFBF_EBPFLE_SFMT_STXDWLE
- , BPFBF_EBPFLE_SFMT_STBLE, BPFBF_EBPFLE_SFMT_STHLE, BPFBF_EBPFLE_SFMT_STWLE, BPFBF_EBPFLE_SFMT_STDWLE
- , BPFBF_EBPFLE_SFMT_JEQILE, BPFBF_EBPFLE_SFMT_JEQRLE, BPFBF_EBPFLE_SFMT_CALLLE, BPFBF_EBPFLE_SFMT_JA
- , BPFBF_EBPFLE_SFMT_EXIT, BPFBF_EBPFLE_SFMT_XADDDWLE, BPFBF_EBPFLE_SFMT_XADDWLE
-} BPFBF_EBPFLE_SFMT_TYPE;
-
-/* Function unit handlers (user written).  */
-
-extern int bpfbf_model_bpf_def_u_exec (SIM_CPU *, const IDESC *, int /*unit_num*/, int /*referenced*/);
-
-/* Profiling before/after handlers (user written) */
-
-extern void bpfbf_model_insn_before (SIM_CPU *, int /*first_p*/);
-extern void bpfbf_model_insn_after (SIM_CPU *, int /*last_p*/, int /*cycles*/);
-
-#endif /* BPFBF_EBPFLE_DECODE_H */
diff --git a/sim/bpf/decode.h b/sim/bpf/decode.h
deleted file mode 100644 (file)
index 3cb13c0..0000000
+++ /dev/null
@@ -1,37 +0,0 @@
-/* Decode declarations.
-   Copyright (C) 2020-2023 Free Software Foundation, Inc.
-   Contributed by Oracle, Inc.
-
-This file is part of the GNU simulators.
-
-This program is free software; you can redistribute it and/or modify
-it under the terms of the GNU General Public License as published by
-the Free Software Foundation; either version 3 of the License, or
-(at your option) any later version.
-
-This program is distributed in the hope that it will be useful,
-but WITHOUT ANY WARRANTY; without even the implied warranty of
-MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
-GNU General Public License for more details.
-
-You should have received a copy of the GNU General Public License
-along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
-
-/* Include declarations for eBPF LE and eBPF BE ISAs. */
-
-#ifndef DECODE_H
-#define DECODE_H
-
-#undef WITH_PROFILE_MODEL_P
-
-#ifdef WANT_ISA_EBPFLE
-#include "decode-le.h"
-#include "defs-le.h"
-#endif /* WANT_ISA_EBPFLE */
-
-#ifdef WANT_ISA_EBPFBE
-#include "decode-be.h"
-#include "defs-be.h"
-#endif /* WANT_ISA_EBPFBE */
-
-#endif /* DECODE_H */
diff --git a/sim/bpf/defs-be.h b/sim/bpf/defs-be.h
deleted file mode 100644 (file)
index a4db0b7..0000000
+++ /dev/null
@@ -1,383 +0,0 @@
-/* ISA definitions header for ebpfbe.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#ifndef DEFS_BPFBF_EBPFBE_H
-#define DEFS_BPFBF_EBPFBE_H
-
-/* Instruction argument buffer.  */
-
-union sem_fields {
-  struct { /* no operands */
-    int empty;
-  } sfmt_empty;
-  struct { /*  */
-    INT f_imm32;
-    UINT f_srcbe;
-  } sfmt_ldindwbe;
-  struct { /*  */
-    DI f_imm64;
-    UINT f_dstbe;
-  } sfmt_lddwbe;
-  struct { /*  */
-    INT f_imm32;
-    UINT f_dstbe;
-    HI f_offset16;
-  } sfmt_stbbe;
-  struct { /*  */
-    UINT f_dstbe;
-    UINT f_srcbe;
-    HI f_offset16;
-  } sfmt_ldxwbe;
-#if WITH_SCACHE_PBB
-  /* Writeback handler.  */
-  struct {
-    /* Pointer to argbuf entry for insn whose results need writing back.  */
-    const struct argbuf *abuf;
-  } write;
-  /* x-before handler */
-  struct {
-    /*const SCACHE *insns[MAX_PARALLEL_INSNS];*/
-    int first_p;
-  } before;
-  /* x-after handler */
-  struct {
-    int empty;
-  } after;
-  /* This entry is used to terminate each pbb.  */
-  struct {
-    /* Number of insns in pbb.  */
-    int insn_count;
-    /* Next pbb to execute.  */
-    SCACHE *next;
-    SCACHE *branch_target;
-  } chain;
-#endif
-};
-
-/* The ARGBUF struct.  */
-struct argbuf {
-  /* These are the baseclass definitions.  */
-  IADDR addr;
-  const IDESC *idesc;
-  char trace_p;
-  char profile_p;
-  /* ??? Temporary hack for skip insns.  */
-  char skip_count;
-  char unused;
-  /* cpu specific data follows */
-  union sem semantic;
-  int written;
-  union sem_fields fields;
-};
-
-/* A cached insn.
-
-   ??? SCACHE used to contain more than just argbuf.  We could delete the
-   type entirely and always just use ARGBUF, but for future concerns and as
-   a level of abstraction it is left in.  */
-
-struct scache {
-  struct argbuf argbuf;
-};
-
-/* Macros to simplify extraction, reading and semantic code.
-   These define and assign the local vars that contain the insn's fields.  */
-
-#define EXTRACT_IFMT_EMPTY_VARS \
-  unsigned int length;
-#define EXTRACT_IFMT_EMPTY_CODE \
-  length = 0; \
-
-#define EXTRACT_IFMT_ADDIBE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_dstbe; \
-  UINT f_op_code; \
-  UINT f_srcbe; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_ADDIBE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_ADDRBE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_dstbe; \
-  UINT f_op_code; \
-  UINT f_srcbe; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_ADDRBE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_NEGBE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_dstbe; \
-  UINT f_op_code; \
-  UINT f_srcbe; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_NEGBE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_ENDLEBE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_dstbe; \
-  UINT f_op_code; \
-  UINT f_srcbe; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_ENDLEBE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_LDDWBE_VARS \
-  UINT f_imm64_a; \
-  UINT f_imm64_b; \
-  UINT f_imm64_c; \
-  DI f_imm64; \
-  HI f_offset16; \
-  UINT f_dstbe; \
-  UINT f_op_mode; \
-  UINT f_op_size; \
-  UINT f_srcbe; \
-  UINT f_op_class; \
-  /* Contents of trailing part of insn.  */ \
-  UINT word_1; \
-  UINT word_2; \
-  unsigned int length;
-#define EXTRACT_IFMT_LDDWBE_CODE \
-  length = 16; \
-  word_1 = GETIMEMUSI (current_cpu, pc + 8); \
-  word_2 = GETIMEMUSI (current_cpu, pc + 12); \
-  f_imm64_a = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_imm64_b = (0|(EXTRACT_LSB0_UINT (word_1, 32, 31, 32) << 0)); \
-  f_imm64_c = (0|(EXTRACT_LSB0_UINT (word_2, 32, 31, 32) << 0)); \
-{\
-  f_imm64 = ((((((UDI) (UINT) (f_imm64_c))) << (32))) | (((UDI) (UINT) (f_imm64_a))));\
-}\
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_mode = EXTRACT_LSB0_LGUINT (insn, 64, 7, 3); \
-  f_op_size = EXTRACT_LSB0_LGUINT (insn, 64, 4, 2); \
-  f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_LDABSW_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_regs; \
-  UINT f_op_mode; \
-  UINT f_op_size; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_LDABSW_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_regs = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 8) << 0)); \
-  f_op_mode = EXTRACT_LSB0_LGUINT (insn, 64, 7, 3); \
-  f_op_size = EXTRACT_LSB0_LGUINT (insn, 64, 4, 2); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_LDINDWBE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_dstbe; \
-  UINT f_op_mode; \
-  UINT f_op_size; \
-  UINT f_srcbe; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_LDINDWBE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_mode = EXTRACT_LSB0_LGUINT (insn, 64, 7, 3); \
-  f_op_size = EXTRACT_LSB0_LGUINT (insn, 64, 4, 2); \
-  f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_LDXWBE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_dstbe; \
-  UINT f_op_mode; \
-  UINT f_op_size; \
-  UINT f_srcbe; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_LDXWBE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_mode = EXTRACT_LSB0_LGUINT (insn, 64, 7, 3); \
-  f_op_size = EXTRACT_LSB0_LGUINT (insn, 64, 4, 2); \
-  f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_STBBE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_dstbe; \
-  UINT f_op_mode; \
-  UINT f_op_size; \
-  UINT f_srcbe; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_STBBE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_mode = EXTRACT_LSB0_LGUINT (insn, 64, 7, 3); \
-  f_op_size = EXTRACT_LSB0_LGUINT (insn, 64, 4, 2); \
-  f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_JEQIBE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_dstbe; \
-  UINT f_op_code; \
-  UINT f_srcbe; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_JEQIBE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_JEQRBE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_dstbe; \
-  UINT f_op_code; \
-  UINT f_srcbe; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_JEQRBE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_dstbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_srcbe = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_CALLBE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_regs; \
-  UINT f_op_code; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_CALLBE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_regs = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 8) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_JA_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_regs; \
-  UINT f_op_code; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_JA_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_regs = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 8) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_EXIT_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_regs; \
-  UINT f_op_code; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_EXIT_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_regs = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 8) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#endif /* DEFS_BPFBF_EBPFBE_H */
diff --git a/sim/bpf/defs-le.h b/sim/bpf/defs-le.h
deleted file mode 100644 (file)
index bce5ca4..0000000
+++ /dev/null
@@ -1,383 +0,0 @@
-/* ISA definitions header for ebpfle.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#ifndef DEFS_BPFBF_EBPFLE_H
-#define DEFS_BPFBF_EBPFLE_H
-
-/* Instruction argument buffer.  */
-
-union sem_fields {
-  struct { /* no operands */
-    int empty;
-  } sfmt_empty;
-  struct { /*  */
-    INT f_imm32;
-    UINT f_srcle;
-  } sfmt_ldindwle;
-  struct { /*  */
-    DI f_imm64;
-    UINT f_dstle;
-  } sfmt_lddwle;
-  struct { /*  */
-    INT f_imm32;
-    UINT f_dstle;
-    HI f_offset16;
-  } sfmt_stble;
-  struct { /*  */
-    UINT f_dstle;
-    UINT f_srcle;
-    HI f_offset16;
-  } sfmt_ldxwle;
-#if WITH_SCACHE_PBB
-  /* Writeback handler.  */
-  struct {
-    /* Pointer to argbuf entry for insn whose results need writing back.  */
-    const struct argbuf *abuf;
-  } write;
-  /* x-before handler */
-  struct {
-    /*const SCACHE *insns[MAX_PARALLEL_INSNS];*/
-    int first_p;
-  } before;
-  /* x-after handler */
-  struct {
-    int empty;
-  } after;
-  /* This entry is used to terminate each pbb.  */
-  struct {
-    /* Number of insns in pbb.  */
-    int insn_count;
-    /* Next pbb to execute.  */
-    SCACHE *next;
-    SCACHE *branch_target;
-  } chain;
-#endif
-};
-
-/* The ARGBUF struct.  */
-struct argbuf {
-  /* These are the baseclass definitions.  */
-  IADDR addr;
-  const IDESC *idesc;
-  char trace_p;
-  char profile_p;
-  /* ??? Temporary hack for skip insns.  */
-  char skip_count;
-  char unused;
-  /* cpu specific data follows */
-  union sem semantic;
-  int written;
-  union sem_fields fields;
-};
-
-/* A cached insn.
-
-   ??? SCACHE used to contain more than just argbuf.  We could delete the
-   type entirely and always just use ARGBUF, but for future concerns and as
-   a level of abstraction it is left in.  */
-
-struct scache {
-  struct argbuf argbuf;
-};
-
-/* Macros to simplify extraction, reading and semantic code.
-   These define and assign the local vars that contain the insn's fields.  */
-
-#define EXTRACT_IFMT_EMPTY_VARS \
-  unsigned int length;
-#define EXTRACT_IFMT_EMPTY_CODE \
-  length = 0; \
-
-#define EXTRACT_IFMT_ADDILE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_srcle; \
-  UINT f_op_code; \
-  UINT f_dstle; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_ADDILE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_ADDRLE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_srcle; \
-  UINT f_op_code; \
-  UINT f_dstle; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_ADDRLE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_NEGLE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_srcle; \
-  UINT f_op_code; \
-  UINT f_dstle; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_NEGLE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_ENDLELE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_srcle; \
-  UINT f_op_code; \
-  UINT f_dstle; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_ENDLELE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_LDDWLE_VARS \
-  UINT f_imm64_a; \
-  UINT f_imm64_b; \
-  UINT f_imm64_c; \
-  DI f_imm64; \
-  HI f_offset16; \
-  UINT f_srcle; \
-  UINT f_op_mode; \
-  UINT f_op_size; \
-  UINT f_dstle; \
-  UINT f_op_class; \
-  /* Contents of trailing part of insn.  */ \
-  UINT word_1; \
-  UINT word_2; \
-  unsigned int length;
-#define EXTRACT_IFMT_LDDWLE_CODE \
-  length = 16; \
-  word_1 = GETIMEMUSI (current_cpu, pc + 8); \
-  word_2 = GETIMEMUSI (current_cpu, pc + 12); \
-  f_imm64_a = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_imm64_b = (0|(EXTRACT_LSB0_UINT (word_1, 32, 31, 32) << 0)); \
-  f_imm64_c = (0|(EXTRACT_LSB0_UINT (word_2, 32, 31, 32) << 0)); \
-{\
-  f_imm64 = ((((((UDI) (UINT) (f_imm64_c))) << (32))) | (((UDI) (UINT) (f_imm64_a))));\
-}\
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_mode = EXTRACT_LSB0_LGUINT (insn, 64, 7, 3); \
-  f_op_size = EXTRACT_LSB0_LGUINT (insn, 64, 4, 2); \
-  f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_LDABSW_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_regs; \
-  UINT f_op_mode; \
-  UINT f_op_size; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_LDABSW_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_regs = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 8) << 0)); \
-  f_op_mode = EXTRACT_LSB0_LGUINT (insn, 64, 7, 3); \
-  f_op_size = EXTRACT_LSB0_LGUINT (insn, 64, 4, 2); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_LDINDWLE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_srcle; \
-  UINT f_op_mode; \
-  UINT f_op_size; \
-  UINT f_dstle; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_LDINDWLE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_mode = EXTRACT_LSB0_LGUINT (insn, 64, 7, 3); \
-  f_op_size = EXTRACT_LSB0_LGUINT (insn, 64, 4, 2); \
-  f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_LDXWLE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_srcle; \
-  UINT f_op_mode; \
-  UINT f_op_size; \
-  UINT f_dstle; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_LDXWLE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_mode = EXTRACT_LSB0_LGUINT (insn, 64, 7, 3); \
-  f_op_size = EXTRACT_LSB0_LGUINT (insn, 64, 4, 2); \
-  f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_STBLE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_srcle; \
-  UINT f_op_mode; \
-  UINT f_op_size; \
-  UINT f_dstle; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_STBLE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_mode = EXTRACT_LSB0_LGUINT (insn, 64, 7, 3); \
-  f_op_size = EXTRACT_LSB0_LGUINT (insn, 64, 4, 2); \
-  f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_JEQILE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_srcle; \
-  UINT f_op_code; \
-  UINT f_dstle; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_JEQILE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_JEQRLE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_srcle; \
-  UINT f_op_code; \
-  UINT f_dstle; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_JEQRLE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_srcle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 4) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_dstle = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 11, 4) << 0)); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_CALLLE_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_regs; \
-  UINT f_op_code; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_CALLLE_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_regs = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 8) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_JA_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_regs; \
-  UINT f_op_code; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_JA_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_regs = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 8) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#define EXTRACT_IFMT_EXIT_VARS \
-  INT f_imm32; \
-  HI f_offset16; \
-  UINT f_regs; \
-  UINT f_op_code; \
-  UINT f_op_src; \
-  UINT f_op_class; \
-  unsigned int length;
-#define EXTRACT_IFMT_EXIT_CODE \
-  length = 8; \
-  f_imm32 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 63, 32) << 0)); \
-  f_offset16 = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 31, 16) << 0)); \
-  f_regs = (0|(EXTRACT_LSB0_LGUINT (insn, 64, 15, 8) << 0)); \
-  f_op_code = EXTRACT_LSB0_LGUINT (insn, 64, 7, 4); \
-  f_op_src = EXTRACT_LSB0_LGUINT (insn, 64, 3, 1); \
-  f_op_class = EXTRACT_LSB0_LGUINT (insn, 64, 2, 3); \
-
-#endif /* DEFS_BPFBF_EBPFLE_H */
diff --git a/sim/bpf/eng.h b/sim/bpf/eng.h
deleted file mode 100644 (file)
index 0a3363f..0000000
+++ /dev/null
@@ -1,23 +0,0 @@
-/* Engine declarations.
-   Copyright (C) 2020-2023 Free Software Foundation, Inc.
-   Contributed by Oracle, Inc.
-
-This file is part of the GNU simulators.
-
-This program is free software; you can redistribute it and/or modify
-it under the terms of the GNU General Public License as published by
-the Free Software Foundation; either version 3 of the License, or
-(at your option) any later version.
-
-This program is distributed in the hope that it will be useful,
-but WITHOUT ANY WARRANTY; without even the implied warranty of
-MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
-GNU General Public License for more details.
-
-You should have received a copy of the GNU General Public License
-along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
-
-/* Include declarations for eBPF LE and eBPF BE ISAs. */
-
-#include "eng-le.h"
-#include "eng-be.h"
index d4aa0a4dd792d3fad3563b84b235f363672589ab..0c11c7e22555d02d719b0d89d73a646b48d34d03 100644 (file)
@@ -1,6 +1,8 @@
 ## See sim/Makefile.am
 ##
-## Copyright (C) 2020-2023 Free Software Foundation, Inc.
+## Contributed by Oracle Inc.
+##
+## Copyright (C) 2023 Free Software Foundation, Inc.
 ##
 ## This program is free software; you can redistribute it and/or modify
 ## it under the terms of the GNU General Public License as published by
 ## You should have received a copy of the GNU General Public License
 ## along with this program.  If not, see <http://www.gnu.org/licenses/>.
 
-AM_CPPFLAGS_%C% = -DWITH_TARGET_WORD_BITSIZE=64
-AM_CPPFLAGS_%C%_mloop_le.o = -DWANT_ISA_EBPFLE
-AM_CPPFLAGS_%C%_mloop_be.o = -DWANT_ISA_EBPFBE
-AM_CPPFLAGS_%C%_decode_le.o = -DWANT_ISA_EBPFLE
-AM_CPPFLAGS_%C%_decode_be.o = -DWANT_ISA_EBPFBE
-AM_CPPFLAGS_%C%_sem_le.o = -DWANT_ISA_EBPFLE
-AM_CPPFLAGS_%C%_sem_be.o = -DWANT_ISA_EBPFBE
-
 nodist_%C%_libsim_a_SOURCES = \
        %D%/modules.c
 %C%_libsim_a_SOURCES = \
        $(common_libcommon_a_SOURCES)
 %C%_libsim_a_LIBADD = \
+       %D%/bpf-sim.o \
        $(patsubst %,%D%/%,$(SIM_NEW_COMMON_OBJS)) \
        $(patsubst %,%D%/dv-%.o,$(SIM_HW_DEVICES)) \
-       \
-       %D%/cgen-run.o \
-       %D%/cgen-scache.o \
-       %D%/cgen-trace.o \
-       %D%/cgen-utils.o \
-       \
-       %D%/arch.o \
-       %D%/cpu.o \
-       %D%/decode-le.o \
-       %D%/decode-be.o \
-       %D%/sem-le.o \
-       %D%/sem-be.o \
-       %D%/mloop-le.o \
-       %D%/mloop-be.o \
-       \
-       %D%/bpf.o \
-       %D%/bpf-helpers.o \
-       %D%/sim-if.o \
-       %D%/traps.o
+       %D%/sim-resume.o
 $(%C%_libsim_a_OBJECTS) $(%C%_libsim_a_LIBADD): %D%/hw-config.h
 
 noinst_LIBRARIES += %D%/libsim.a
@@ -66,78 +43,3 @@ noinst_LIBRARIES += %D%/libsim.a
        $(SIM_COMMON_LIBS)
 
 noinst_PROGRAMS += %D%/run
-
-## List all generated headers to help Automake dependency tracking.
-BUILT_SOURCES += \
-       %D%/eng-le.h \
-       %D%/eng-be.h
-%C%_BUILD_OUTPUTS = \
-       %D%/mloop-le.c \
-       %D%/stamp-mloop-le \
-       %D%/mloop-be.c \
-       %D%/stamp-mloop-be
-
-## Generating modules.c requires all sources to scan.
-%D%/modules.c: | $(%C%_BUILD_OUTPUTS)
-
-%D%/mloop-le.c %D%/eng-le.h: %D%/stamp-mloop-le ; @true
-%D%/stamp-mloop-le: $(srccom)/genmloop.sh %D%/mloop.in
-       $(AM_V_GEN)$(SHELL) $(srccom)/genmloop.sh -shell $(SHELL) \
-               -mono -scache -prefix bpfbf_ebpfle -cpu bpfbf \
-               -infile $(srcdir)/%D%/mloop.in \
-               -outfile-prefix %D%/ -outfile-suffix -le
-       $(AM_V_at)$(SHELL) $(srcroot)/move-if-change %D%/eng-le.hin %D%/eng-le.h
-       $(AM_V_at)$(SHELL) $(srcroot)/move-if-change %D%/mloop-le.cin %D%/mloop-le.c
-       $(AM_V_at)touch $@
-
-%D%/mloop-be.c %D%/eng-be.h: %D%/stamp-mloop-be ; @true
-%D%/stamp-mloop-be: $(srccom)/genmloop.sh %D%/mloop.in
-       $(AM_V_GEN)$(SHELL) $(srccom)/genmloop.sh -shell $(SHELL) \
-               -mono -scache -prefix bpfbf_ebpfbe -cpu bpfbf \
-               -infile $(srcdir)/%D%/mloop.in \
-               -outfile-prefix %D%/ -outfile-suffix -be
-       $(AM_V_at)$(SHELL) $(srcroot)/move-if-change %D%/eng-be.hin %D%/eng-be.h
-       $(AM_V_at)$(SHELL) $(srcroot)/move-if-change %D%/mloop-be.cin %D%/mloop-be.c
-       $(AM_V_at)touch $@
-
-MOSTLYCLEANFILES += $(%C%_BUILD_OUTPUTS)
-
-## Target that triggers all cgen targets that works when --disable-cgen-maint.
-%D%/cgen: %D%/cgen-arch %D%/cgen-cpu %D%/cgen-defs-le %D%/cgen-defs-be %D%/cgen-decode-le %D%/cgen-decode-be
-
-%D%/cgen-arch:
-       $(AM_V_GEN)mach=bpf cpu=bpfbf FLAGS="with-scache"; $(CGEN_GEN_ARCH)
-%D%/arch.h %D%/arch.c %D%/cpuall.h: @CGEN_MAINT@ %D%/cgen-arch
-
-%D%/cgen-cpu:
-       $(AM_V_GEN)isa=ebpfle,ebpfbe cpu=bpfbf mach=bpf FLAGS="with-multiple-isa with-scache"; $(CGEN_GEN_CPU)
-       $(AM_V_at)rm -f $(srcdir)/%D%/model.c
-%D%/cpu.h %D%/cpu.c %D%/model.c: @CGEN_MAINT@ %D%/cgen-cpu
-
-## We need to generate a group of files per ISA.
-## For eBPF little-endian:
-##    defs-le.h
-##    sem-le.c, decode-le.c, decode-le.h
-##    $(objdir)/mloop-le.c $(objdir)/eng-le.h
-## For eBPF big-endian:
-##    defs-be.h
-##    sem-be.c, decode-be.c, decode-be.h
-##    $(objdir)/mloop-be.c $(objdir)/eng-le.h
-##
-## The rules below take care of that.
-
-%D%/cgen-defs-le:
-       $(AM_V_GEN)isa=ebpfle cpu=bpfbf mach=bpf FLAGS="with-scache" SUFFIX="-le"; $(CGEN_GEN_DEFS)
-%D%/defs-le.h: @CGEN_MAINT@ %D%/cgen-defs-le
-
-%D%/cgen-defs-be:
-       $(AM_V_GEN)isa=ebpfbe cpu=bpfbf mach=bpf FLAGS="with-scache" SUFFIX="-be"; $(CGEN_GEN_DEFS)
-%D%/defs-be.h: @CGEN_MAINT@ %D%/cgen-defs-be
-
-%D%/cgen-decode-le:
-       $(AM_V_GEN)isa=ebpfle cpu=bpfbf mach=bpf FLAGS="with-scache" SUFFIX="-le" EXTRAFILES="$(CGEN_CPU_SEM)"; $(CGEN_GEN_DECODE)
-%D%/sem-le.c %D%/decode-le.c %D%/decode-le.h: @CGEN_MAINT@ %D%/cgen-decode-vle
-
-%D%/cgen-decode-be:
-       $(AM_V_GEN)isa=ebpfbe cpu=bpfbf mach=bpf FLAGS="with-scache" SUFFIX="-be" EXTRAFILES="$(CGEN_CPU_SEM)"; $(CGEN_GEN_DECODE)
-%D%/sem-be.c %D%/decode-be.c %D%/decode-be.h: @CGEN_MAINT@ %D%/cgen-decode-be
diff --git a/sim/bpf/mloop.in b/sim/bpf/mloop.in
deleted file mode 100644 (file)
index 4ec5d29..0000000
+++ /dev/null
@@ -1,168 +0,0 @@
-# Simulator main loop for eBPF. -*- C -*-
-#
-# Copyright (C) 2020-2023 Free Software Foundation, Inc.
-#
-# This file is part of the GNU Simulators.
-#
-# This program is free software; you can redistribute it and/or modify
-# it under the terms of the GNU General Public License as published by
-# the Free Software Foundation; either version 3 of the License, or
-# (at your option) any later version.
-#
-# This program is distributed in the hope that it will be useful,
-# but WITHOUT ANY WARRANTY; without even the implied warranty of
-# MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
-# GNU General Public License for more details.
-#
-# You should have received a copy of the GNU General Public License
-# along with this program.  If not, see <http://www.gnu.org/licenses/>.
-
-# Syntax:
-# /bin/sh mloop.in command
-#
-# Command is one of:
-#
-# init
-# support
-# extract-{simple,scache,pbb}
-# {full,fast}-exec-{simple,scache,pbb}
-#
-# A target need only provide a "full" version of one of simple,scache,pbb.
-# If the target wants it can also provide a fast version of same, or if
-# the slow (full featured) version is `simple', then the fast version can be
-# one of scache/pbb.
-# A target can't provide more than this.
-# However for illustration's sake this file provides examples of all.
-
-# ??? After a few more ports are done, revisit.
-# Will eventually need to machine generate a lot of this.
-
-case "x$1" in
-
-xsupport)
-
-cat <<EOF
-
-static INLINE const IDESC *
-extract (SIM_CPU *current_cpu, PCADDR pc, CGEN_INSN_WORD insn,
-         ARGBUF *abuf, int fast_p)
-{
-  const IDESC *id = @prefix@_decode (current_cpu, pc, insn, abuf);
-  @prefix@_fill_argbuf (current_cpu, abuf, id, pc, fast_p);
-  if (!fast_p)
-    {
-      int trace_p = PC_IN_TRACE_RANGE_P (current_cpu, pc);
-      int profile_p = PC_IN_PROFILE_RANGE_P (current_cpu, pc);
-      @prefix@_fill_argbuf_tp (current_cpu, abuf, trace_p, profile_p);
-    }
-  return id;
-}
-
-static INLINE SEM_PC
-execute (SIM_CPU *current_cpu, SCACHE *sc, int fast_p)
-{
-  SEM_PC vpc;
-
-  if (fast_p)
-      vpc = (*sc->argbuf.semantic.sem_fast) (current_cpu, sc);
-  else
-    {
-      ARGBUF *abuf = &sc->argbuf;
-      const IDESC *idesc = abuf->idesc;
-      const CGEN_INSN *idata = idesc->idata;
-      int virtual_p = 0;
-
-      if (! virtual_p)
-        {
-          /* FIXME: call x-before */
-          if (ARGBUF_PROFILE_P (abuf))
-            PROFILE_COUNT_INSN (current_cpu, abuf->addr, idesc->num);
-          /* FIXME: Later make cover macros: PROFILE_INSN_{INIT,FINI}.  */
-          if (PROFILE_MODEL_P (current_cpu)
-              && ARGBUF_PROFILE_P (abuf))
-            @cpu@_model_insn_before (current_cpu, 1 /*first_p*/);
-          CGEN_TRACE_INSN_INIT (current_cpu, abuf, 1);
-          CGEN_TRACE_INSN (current_cpu, idata,
-                      (const struct argbuf *) abuf, abuf->addr);
-        }
-      vpc = (*sc->argbuf.semantic.sem_full) (current_cpu, sc);
-      if (! virtual_p)
-        {
-          /* FIXME: call x-after */
-          if (PROFILE_MODEL_P (current_cpu)
-              && ARGBUF_PROFILE_P (abuf))
-            {
-              int cycles;
-
-              cycles = (*idesc->timing->model_fn) (current_cpu, sc);
-              @cpu@_model_insn_after (current_cpu, 1 /*last_p*/, cycles);
-            }
-          CGEN_TRACE_INSN_FINI (current_cpu, abuf, 1);
-        }
-    }
-
-  return vpc;
-}
-
-EOF
-
-;;
-
-xinit)
-
-# Nothing needed.
-
-;;
-
-xextract-scache)
-
-cat <<EOF
-{
-
-  UDI insn = GETIMEMUDI (current_cpu, vpc);
-
-  if (CURRENT_TARGET_BYTE_ORDER == BFD_ENDIAN_BIG)
-    {
-      UHI off16;
-      USI imm32;
-
-      /* eBPF instructions are little-endian, but GETIMEMUDI reads according
-         to target byte order. Swap to little-endian. */
-      insn = SWAP_8 (insn);
-
-      /* But, the imm32 and offset16 fields within instructions follow target
-         byte order. Swap those fields back. */
-      off16 = (UHI) ((insn & 0x00000000ffff0000) >> 16);
-      imm32 = (USI) ((insn & 0xffffffff00000000) >> 32);
-      off16 = SWAP_2 (off16);
-      imm32 = SWAP_4 (imm32);
-
-      insn = (((UDI) imm32) << 32) | (((UDI) off16) << 16) | (insn & 0xffff);
-    }
-
-  extract (current_cpu, vpc, insn, SEM_ARGBUF (sc), FAST_P);
-
-  //XXX  SEM_SKIP_COMPILE (current_cpu, sc, 1);
-}
-EOF
-
-;;
-
-xfull-exec-* | xfast-exec-*)
-
-# Inputs: current_cpu, vpc, sc, FAST_P
-# Outputs: vpc
-# vpc is the virtual program counter.
-
-cat <<EOF
-   vpc = execute (current_cpu, sc, FAST_P);
-EOF
-
-;;
-
-*)
-  echo "Invalid argument to mainloop.in: $1" >&2
-  exit 1
-  ;;
-
-esac
diff --git a/sim/bpf/sem-be.c b/sim/bpf/sem-be.c
deleted file mode 100644 (file)
index 7df94cf..0000000
+++ /dev/null
@@ -1,3207 +0,0 @@
-/* Simulator instruction semantics for bpfbf.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#define WANT_CPU bpfbf
-#define WANT_CPU_BPFBF
-
-#include "sim-main.h"
-#include "cgen-mem.h"
-#include "cgen-ops.h"
-
-#undef GET_ATTR
-#define GET_ATTR(cpu, num, attr) CGEN_ATTR_VALUE (NULL, abuf->idesc->attrs, CGEN_INSN_##attr)
-
-/* This is used so that we can compile two copies of the semantic code,
-   one with full feature support and one without that runs fast(er).
-   FAST_P, when desired, is defined on the command line, -DFAST_P=1.  */
-#if FAST_P
-#define SEM_FN_NAME(cpu,fn) XCONCAT3 (cpu,_semf_,fn)
-#undef CGEN_TRACE_RESULT
-#define CGEN_TRACE_RESULT(cpu, abuf, name, type, val)
-#else
-#define SEM_FN_NAME(cpu,fn) XCONCAT3 (cpu,_sem_,fn)
-#endif
-
-/* x-invalid: --invalid-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,x_invalid) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-    /* Update the recorded pc in the cpu state struct.
-       Only necessary for WITH_SCACHE case, but to avoid the
-       conditional compilation ....  */
-    SET_H_PC (pc);
-    /* Virtual insns have zero size.  Overwrite vpc with address of next insn
-       using the default-insn-bitsize spec.  When executing insns in parallel
-       we may want to queue the fault and continue execution.  */
-    vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-    vpc = sim_engine_invalid_insn (current_cpu, pc, vpc);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* x-after: --after-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,x_after) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-#if WITH_SCACHE_PBB_BPFBF_EBPFBE
-    bpfbf_ebpfbe_pbb_after (current_cpu, sem_arg);
-#endif
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* x-before: --before-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,x_before) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-#if WITH_SCACHE_PBB_BPFBF_EBPFBE
-    bpfbf_ebpfbe_pbb_before (current_cpu, sem_arg);
-#endif
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* x-cti-chain: --cti-chain-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,x_cti_chain) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-#if WITH_SCACHE_PBB_BPFBF_EBPFBE
-#ifdef DEFINE_SWITCH
-    vpc = bpfbf_ebpfbe_pbb_cti_chain (current_cpu, sem_arg,
-                              pbb_br_type, pbb_br_npc);
-    BREAK (sem);
-#else
-    /* FIXME: Allow provision of explicit ifmt spec in insn spec.  */
-    vpc = bpfbf_ebpfbe_pbb_cti_chain (current_cpu, sem_arg,
-                              CPU_PBB_BR_TYPE (current_cpu),
-                              CPU_PBB_BR_NPC (current_cpu));
-#endif
-#endif
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* x-chain: --chain-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,x_chain) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-#if WITH_SCACHE_PBB_BPFBF_EBPFBE
-    vpc = bpfbf_ebpfbe_pbb_chain (current_cpu, sem_arg);
-#ifdef DEFINE_SWITCH
-    BREAK (sem);
-#endif
-#endif
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* x-begin: --begin-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,x_begin) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-#if WITH_SCACHE_PBB_BPFBF_EBPFBE
-#if defined DEFINE_SWITCH || defined FAST_P
-    /* In the switch case FAST_P is a constant, allowing several optimizations
-       in any called inline functions.  */
-    vpc = bpfbf_ebpfbe_pbb_begin (current_cpu, FAST_P);
-#else
-#if 0 /* cgen engine can't handle dynamic fast/full switching yet.  */
-    vpc = bpfbf_ebpfbe_pbb_begin (current_cpu, STATE_RUN_FAST_P (CPU_STATE (current_cpu)));
-#else
-    vpc = bpfbf_ebpfbe_pbb_begin (current_cpu, 0);
-#endif
-#endif
-#endif
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* addibe: add $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,addibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* addrbe: add $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,addrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ADDDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* add32ibe: add32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,add32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ADDSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* add32rbe: add32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,add32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ADDSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* subibe: sub $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,subibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SUBDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* subrbe: sub $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,subrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SUBDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* sub32ibe: sub32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,sub32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SUBSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* sub32rbe: sub32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,sub32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SUBSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mulibe: mul $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,mulibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = MULDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mulrbe: mul $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,mulrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = MULDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mul32ibe: mul32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,mul32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = MULSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mul32rbe: mul32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,mul32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = MULSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* divibe: div $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,divibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = UDIVDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* divrbe: div $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,divrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = UDIVDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* div32ibe: div32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,div32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = UDIVSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* div32rbe: div32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,div32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = UDIVSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* oribe: or $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,oribe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ORDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* orrbe: or $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,orrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ORDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* or32ibe: or32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,or32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ORSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* or32rbe: or32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,or32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ORSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* andibe: and $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,andibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ANDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* andrbe: and $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,andrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ANDDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* and32ibe: and32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,and32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ANDSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* and32rbe: and32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,and32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ANDSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* lshibe: lsh $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,lshibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SLLDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* lshrbe: lsh $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,lshrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SLLDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* lsh32ibe: lsh32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,lsh32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SLLSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* lsh32rbe: lsh32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,lsh32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SLLSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* rshibe: rsh $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,rshibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SRLDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* rshrbe: rsh $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,rshrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SRLDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* rsh32ibe: rsh32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,rsh32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SRLSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* rsh32rbe: rsh32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,rsh32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SRLSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* modibe: mod $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,modibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = UMODDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* modrbe: mod $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,modrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = UMODDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mod32ibe: mod32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,mod32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = UMODSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mod32rbe: mod32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,mod32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = UMODSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* xoribe: xor $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,xoribe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = XORDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* xorrbe: xor $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,xorrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = XORDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* xor32ibe: xor32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,xor32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = XORSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* xor32rbe: xor32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,xor32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = XORSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* arshibe: arsh $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,arshibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SRADI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* arshrbe: arsh $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,arshrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SRADI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* arsh32ibe: arsh32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,arsh32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SRASI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* arsh32rbe: arsh32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,arsh32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SRASI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* negbe: neg $dstbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,negbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_lddwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = NEGDI (CPU (h_gpr[FLD (f_dstbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* neg32be: neg32 $dstbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,neg32be) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_lddwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = NEGSI (CPU (h_gpr[FLD (f_dstbe)]));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* movibe: mov $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,movibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = FLD (f_imm32);
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* movrbe: mov $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,movrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = CPU (h_gpr[FLD (f_srcbe)]);
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mov32ibe: mov32 $dstbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,mov32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = FLD (f_imm32);
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mov32rbe: mov32 $dstbe,$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,mov32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = CPU (h_gpr[FLD (f_srcbe)]);
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* endlebe: endle $dstbe,$endsize */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,endlebe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = bpfbf_endle (current_cpu, CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* endbebe: endbe $dstbe,$endsize */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,endbebe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = bpfbf_endbe (current_cpu, CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* lddwbe: lddw $dstbe,$imm64 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,lddwbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_lddwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 16);
-
-  {
-    DI opval = FLD (f_imm64);
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldabsw: ldabsw $imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldabsw) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    SI opval = GETMEMSI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), FLD (f_imm32)));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldabsh: ldabsh $imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldabsh) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    HI opval = GETMEMHI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), FLD (f_imm32)));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldabsb: ldabsb $imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldabsb) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    QI opval = GETMEMQI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), FLD (f_imm32)));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldabsdw: ldabsdw $imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldabsdw) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = GETMEMDI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), FLD (f_imm32)));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldindwbe: ldindw $srcbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldindwbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    SI opval = GETMEMSI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), ADDDI (CPU (h_gpr[FLD (f_srcbe)]), FLD (f_imm32))));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldindhbe: ldindh $srcbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldindhbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    HI opval = GETMEMHI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), ADDDI (CPU (h_gpr[FLD (f_srcbe)]), FLD (f_imm32))));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldindbbe: ldindb $srcbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldindbbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    QI opval = GETMEMQI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), ADDDI (CPU (h_gpr[FLD (f_srcbe)]), FLD (f_imm32))));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldinddwbe: ldinddw $srcbe,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldinddwbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = GETMEMDI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), ADDDI (CPU (h_gpr[FLD (f_srcbe)]), FLD (f_imm32))));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldxwbe: ldxw $dstbe,[$srcbe+$offset16] */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldxwbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    SI opval = GETMEMSI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_srcbe)]), FLD (f_offset16)));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldxhbe: ldxh $dstbe,[$srcbe+$offset16] */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldxhbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    HI opval = GETMEMHI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_srcbe)]), FLD (f_offset16)));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldxbbe: ldxb $dstbe,[$srcbe+$offset16] */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldxbbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    QI opval = GETMEMQI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_srcbe)]), FLD (f_offset16)));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldxdwbe: ldxdw $dstbe,[$srcbe+$offset16] */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ldxdwbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_srcbe)]), FLD (f_offset16)));
-    CPU (h_gpr[FLD (f_dstbe)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stxwbe: stxw [$dstbe+$offset16],$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,stxwbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    SI opval = CPU (h_gpr[FLD (f_srcbe)]);
-    SETMEMSI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stxhbe: stxh [$dstbe+$offset16],$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,stxhbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    HI opval = CPU (h_gpr[FLD (f_srcbe)]);
-    SETMEMHI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stxbbe: stxb [$dstbe+$offset16],$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,stxbbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    QI opval = CPU (h_gpr[FLD (f_srcbe)]);
-    SETMEMQI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stxdwbe: stxdw [$dstbe+$offset16],$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,stxdwbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = CPU (h_gpr[FLD (f_srcbe)]);
-    SETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stbbe: stb [$dstbe+$offset16],$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,stbbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    QI opval = FLD (f_imm32);
-    SETMEMQI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* sthbe: sth [$dstbe+$offset16],$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,sthbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    HI opval = FLD (f_imm32);
-    SETMEMHI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stwbe: stw [$dstbe+$offset16],$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,stwbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    SI opval = FLD (f_imm32);
-    SETMEMSI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stdwbe: stdw [$dstbe+$offset16],$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,stdwbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = FLD (f_imm32);
-    SETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* jeqibe: jeq $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jeqibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (EQDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jeqrbe: jeq $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jeqrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (EQDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jeq32ibe: jeq32 $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jeq32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (EQSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jeq32rbe: jeq32 $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jeq32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (EQSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgtibe: jgt $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jgtibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTUDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgtrbe: jgt $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jgtrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTUDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgt32ibe: jgt32 $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jgt32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTUSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgt32rbe: jgt32 $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jgt32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTUSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgeibe: jge $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jgeibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEUDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgerbe: jge $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jgerbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEUDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jge32ibe: jge32 $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jge32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEUSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jge32rbe: jge32 $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jge32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEUSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jltibe: jlt $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jltibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTUDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jltrbe: jlt $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jltrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTUDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jlt32ibe: jlt32 $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jlt32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTUSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jlt32rbe: jlt32 $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jlt32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTUSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jleibe: jle $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jleibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEUDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jlerbe: jle $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jlerbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEUDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jle32ibe: jle32 $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jle32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEUSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jle32rbe: jle32 $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jle32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEUSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsetibe: jset $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsetibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (ANDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsetrbe: jset $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsetrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (ANDDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jset32ibe: jset32 $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jset32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (ANDSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jset32rbe: jset32 $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jset32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (ANDSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jneibe: jne $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jneibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (NEDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jnerbe: jne $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jnerbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (NEDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jne32ibe: jne32 $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jne32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (NESI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jne32rbe: jne32 $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jne32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (NESI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgtibe: jsgt $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsgtibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgtrbe: jsgt $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsgtrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgt32ibe: jsgt32 $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsgt32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgt32rbe: jsgt32 $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsgt32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgeibe: jsge $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsgeibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgerbe: jsge $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsgerbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsge32ibe: jsge32 $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsge32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GESI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsge32rbe: jsge32 $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsge32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GESI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsltibe: jslt $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsltibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsltrbe: jslt $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsltrbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jslt32ibe: jslt32 $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jslt32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTSI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jslt32rbe: jslt32 $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jslt32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTSI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsleibe: jsle $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsleibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jslerbe: jsle $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jslerbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEDI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsle32ibe: jsle32 $dstbe,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsle32ibe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LESI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsle32rbe: jsle32 $dstbe,$srcbe,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,jsle32rbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LESI (CPU (h_gpr[FLD (f_dstbe)]), CPU (h_gpr[FLD (f_srcbe)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* callbe: call $disp32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,callbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-bpfbf_call (current_cpu, FLD (f_imm32), FLD (f_srcbe));
-
-  return vpc;
-#undef FLD
-}
-
-/* ja: ja $disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,ja) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stbbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* exit: exit */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,exit) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-bpfbf_exit (current_cpu);
-
-  return vpc;
-#undef FLD
-}
-
-/* xadddwbe: xadddw [$dstbe+$offset16],$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,xadddwbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-{
-  DI tmp_tmp;
-  tmp_tmp = GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)));
-  {
-    DI opval = ADDDI (tmp_tmp, CPU (h_gpr[FLD (f_srcbe)]));
-    SETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'D', opval);
-  }
-}
-
-  return vpc;
-#undef FLD
-}
-
-/* xaddwbe: xaddw [$dstbe+$offset16],$srcbe */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,xaddwbe) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwbe.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-{
-  SI tmp_tmp;
-  tmp_tmp = GETMEMSI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)));
-  {
-    SI opval = ADDSI (tmp_tmp, CPU (h_gpr[FLD (f_srcbe)]));
-    SETMEMSI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstbe)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-}
-
-  return vpc;
-#undef FLD
-}
-
-/* brkpt: brkpt */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfbe,brkpt) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-bpfbf_breakpoint (current_cpu);
-
-  return vpc;
-#undef FLD
-}
-
-/* Table of all semantic fns.  */
-
-static const struct sem_fn_desc sem_fns[] = {
-  { BPFBF_EBPFBE_INSN_X_INVALID, SEM_FN_NAME (bpfbf_ebpfbe,x_invalid) },
-  { BPFBF_EBPFBE_INSN_X_AFTER, SEM_FN_NAME (bpfbf_ebpfbe,x_after) },
-  { BPFBF_EBPFBE_INSN_X_BEFORE, SEM_FN_NAME (bpfbf_ebpfbe,x_before) },
-  { BPFBF_EBPFBE_INSN_X_CTI_CHAIN, SEM_FN_NAME (bpfbf_ebpfbe,x_cti_chain) },
-  { BPFBF_EBPFBE_INSN_X_CHAIN, SEM_FN_NAME (bpfbf_ebpfbe,x_chain) },
-  { BPFBF_EBPFBE_INSN_X_BEGIN, SEM_FN_NAME (bpfbf_ebpfbe,x_begin) },
-  { BPFBF_EBPFBE_INSN_ADDIBE, SEM_FN_NAME (bpfbf_ebpfbe,addibe) },
-  { BPFBF_EBPFBE_INSN_ADDRBE, SEM_FN_NAME (bpfbf_ebpfbe,addrbe) },
-  { BPFBF_EBPFBE_INSN_ADD32IBE, SEM_FN_NAME (bpfbf_ebpfbe,add32ibe) },
-  { BPFBF_EBPFBE_INSN_ADD32RBE, SEM_FN_NAME (bpfbf_ebpfbe,add32rbe) },
-  { BPFBF_EBPFBE_INSN_SUBIBE, SEM_FN_NAME (bpfbf_ebpfbe,subibe) },
-  { BPFBF_EBPFBE_INSN_SUBRBE, SEM_FN_NAME (bpfbf_ebpfbe,subrbe) },
-  { BPFBF_EBPFBE_INSN_SUB32IBE, SEM_FN_NAME (bpfbf_ebpfbe,sub32ibe) },
-  { BPFBF_EBPFBE_INSN_SUB32RBE, SEM_FN_NAME (bpfbf_ebpfbe,sub32rbe) },
-  { BPFBF_EBPFBE_INSN_MULIBE, SEM_FN_NAME (bpfbf_ebpfbe,mulibe) },
-  { BPFBF_EBPFBE_INSN_MULRBE, SEM_FN_NAME (bpfbf_ebpfbe,mulrbe) },
-  { BPFBF_EBPFBE_INSN_MUL32IBE, SEM_FN_NAME (bpfbf_ebpfbe,mul32ibe) },
-  { BPFBF_EBPFBE_INSN_MUL32RBE, SEM_FN_NAME (bpfbf_ebpfbe,mul32rbe) },
-  { BPFBF_EBPFBE_INSN_DIVIBE, SEM_FN_NAME (bpfbf_ebpfbe,divibe) },
-  { BPFBF_EBPFBE_INSN_DIVRBE, SEM_FN_NAME (bpfbf_ebpfbe,divrbe) },
-  { BPFBF_EBPFBE_INSN_DIV32IBE, SEM_FN_NAME (bpfbf_ebpfbe,div32ibe) },
-  { BPFBF_EBPFBE_INSN_DIV32RBE, SEM_FN_NAME (bpfbf_ebpfbe,div32rbe) },
-  { BPFBF_EBPFBE_INSN_ORIBE, SEM_FN_NAME (bpfbf_ebpfbe,oribe) },
-  { BPFBF_EBPFBE_INSN_ORRBE, SEM_FN_NAME (bpfbf_ebpfbe,orrbe) },
-  { BPFBF_EBPFBE_INSN_OR32IBE, SEM_FN_NAME (bpfbf_ebpfbe,or32ibe) },
-  { BPFBF_EBPFBE_INSN_OR32RBE, SEM_FN_NAME (bpfbf_ebpfbe,or32rbe) },
-  { BPFBF_EBPFBE_INSN_ANDIBE, SEM_FN_NAME (bpfbf_ebpfbe,andibe) },
-  { BPFBF_EBPFBE_INSN_ANDRBE, SEM_FN_NAME (bpfbf_ebpfbe,andrbe) },
-  { BPFBF_EBPFBE_INSN_AND32IBE, SEM_FN_NAME (bpfbf_ebpfbe,and32ibe) },
-  { BPFBF_EBPFBE_INSN_AND32RBE, SEM_FN_NAME (bpfbf_ebpfbe,and32rbe) },
-  { BPFBF_EBPFBE_INSN_LSHIBE, SEM_FN_NAME (bpfbf_ebpfbe,lshibe) },
-  { BPFBF_EBPFBE_INSN_LSHRBE, SEM_FN_NAME (bpfbf_ebpfbe,lshrbe) },
-  { BPFBF_EBPFBE_INSN_LSH32IBE, SEM_FN_NAME (bpfbf_ebpfbe,lsh32ibe) },
-  { BPFBF_EBPFBE_INSN_LSH32RBE, SEM_FN_NAME (bpfbf_ebpfbe,lsh32rbe) },
-  { BPFBF_EBPFBE_INSN_RSHIBE, SEM_FN_NAME (bpfbf_ebpfbe,rshibe) },
-  { BPFBF_EBPFBE_INSN_RSHRBE, SEM_FN_NAME (bpfbf_ebpfbe,rshrbe) },
-  { BPFBF_EBPFBE_INSN_RSH32IBE, SEM_FN_NAME (bpfbf_ebpfbe,rsh32ibe) },
-  { BPFBF_EBPFBE_INSN_RSH32RBE, SEM_FN_NAME (bpfbf_ebpfbe,rsh32rbe) },
-  { BPFBF_EBPFBE_INSN_MODIBE, SEM_FN_NAME (bpfbf_ebpfbe,modibe) },
-  { BPFBF_EBPFBE_INSN_MODRBE, SEM_FN_NAME (bpfbf_ebpfbe,modrbe) },
-  { BPFBF_EBPFBE_INSN_MOD32IBE, SEM_FN_NAME (bpfbf_ebpfbe,mod32ibe) },
-  { BPFBF_EBPFBE_INSN_MOD32RBE, SEM_FN_NAME (bpfbf_ebpfbe,mod32rbe) },
-  { BPFBF_EBPFBE_INSN_XORIBE, SEM_FN_NAME (bpfbf_ebpfbe,xoribe) },
-  { BPFBF_EBPFBE_INSN_XORRBE, SEM_FN_NAME (bpfbf_ebpfbe,xorrbe) },
-  { BPFBF_EBPFBE_INSN_XOR32IBE, SEM_FN_NAME (bpfbf_ebpfbe,xor32ibe) },
-  { BPFBF_EBPFBE_INSN_XOR32RBE, SEM_FN_NAME (bpfbf_ebpfbe,xor32rbe) },
-  { BPFBF_EBPFBE_INSN_ARSHIBE, SEM_FN_NAME (bpfbf_ebpfbe,arshibe) },
-  { BPFBF_EBPFBE_INSN_ARSHRBE, SEM_FN_NAME (bpfbf_ebpfbe,arshrbe) },
-  { BPFBF_EBPFBE_INSN_ARSH32IBE, SEM_FN_NAME (bpfbf_ebpfbe,arsh32ibe) },
-  { BPFBF_EBPFBE_INSN_ARSH32RBE, SEM_FN_NAME (bpfbf_ebpfbe,arsh32rbe) },
-  { BPFBF_EBPFBE_INSN_NEGBE, SEM_FN_NAME (bpfbf_ebpfbe,negbe) },
-  { BPFBF_EBPFBE_INSN_NEG32BE, SEM_FN_NAME (bpfbf_ebpfbe,neg32be) },
-  { BPFBF_EBPFBE_INSN_MOVIBE, SEM_FN_NAME (bpfbf_ebpfbe,movibe) },
-  { BPFBF_EBPFBE_INSN_MOVRBE, SEM_FN_NAME (bpfbf_ebpfbe,movrbe) },
-  { BPFBF_EBPFBE_INSN_MOV32IBE, SEM_FN_NAME (bpfbf_ebpfbe,mov32ibe) },
-  { BPFBF_EBPFBE_INSN_MOV32RBE, SEM_FN_NAME (bpfbf_ebpfbe,mov32rbe) },
-  { BPFBF_EBPFBE_INSN_ENDLEBE, SEM_FN_NAME (bpfbf_ebpfbe,endlebe) },
-  { BPFBF_EBPFBE_INSN_ENDBEBE, SEM_FN_NAME (bpfbf_ebpfbe,endbebe) },
-  { BPFBF_EBPFBE_INSN_LDDWBE, SEM_FN_NAME (bpfbf_ebpfbe,lddwbe) },
-  { BPFBF_EBPFBE_INSN_LDABSW, SEM_FN_NAME (bpfbf_ebpfbe,ldabsw) },
-  { BPFBF_EBPFBE_INSN_LDABSH, SEM_FN_NAME (bpfbf_ebpfbe,ldabsh) },
-  { BPFBF_EBPFBE_INSN_LDABSB, SEM_FN_NAME (bpfbf_ebpfbe,ldabsb) },
-  { BPFBF_EBPFBE_INSN_LDABSDW, SEM_FN_NAME (bpfbf_ebpfbe,ldabsdw) },
-  { BPFBF_EBPFBE_INSN_LDINDWBE, SEM_FN_NAME (bpfbf_ebpfbe,ldindwbe) },
-  { BPFBF_EBPFBE_INSN_LDINDHBE, SEM_FN_NAME (bpfbf_ebpfbe,ldindhbe) },
-  { BPFBF_EBPFBE_INSN_LDINDBBE, SEM_FN_NAME (bpfbf_ebpfbe,ldindbbe) },
-  { BPFBF_EBPFBE_INSN_LDINDDWBE, SEM_FN_NAME (bpfbf_ebpfbe,ldinddwbe) },
-  { BPFBF_EBPFBE_INSN_LDXWBE, SEM_FN_NAME (bpfbf_ebpfbe,ldxwbe) },
-  { BPFBF_EBPFBE_INSN_LDXHBE, SEM_FN_NAME (bpfbf_ebpfbe,ldxhbe) },
-  { BPFBF_EBPFBE_INSN_LDXBBE, SEM_FN_NAME (bpfbf_ebpfbe,ldxbbe) },
-  { BPFBF_EBPFBE_INSN_LDXDWBE, SEM_FN_NAME (bpfbf_ebpfbe,ldxdwbe) },
-  { BPFBF_EBPFBE_INSN_STXWBE, SEM_FN_NAME (bpfbf_ebpfbe,stxwbe) },
-  { BPFBF_EBPFBE_INSN_STXHBE, SEM_FN_NAME (bpfbf_ebpfbe,stxhbe) },
-  { BPFBF_EBPFBE_INSN_STXBBE, SEM_FN_NAME (bpfbf_ebpfbe,stxbbe) },
-  { BPFBF_EBPFBE_INSN_STXDWBE, SEM_FN_NAME (bpfbf_ebpfbe,stxdwbe) },
-  { BPFBF_EBPFBE_INSN_STBBE, SEM_FN_NAME (bpfbf_ebpfbe,stbbe) },
-  { BPFBF_EBPFBE_INSN_STHBE, SEM_FN_NAME (bpfbf_ebpfbe,sthbe) },
-  { BPFBF_EBPFBE_INSN_STWBE, SEM_FN_NAME (bpfbf_ebpfbe,stwbe) },
-  { BPFBF_EBPFBE_INSN_STDWBE, SEM_FN_NAME (bpfbf_ebpfbe,stdwbe) },
-  { BPFBF_EBPFBE_INSN_JEQIBE, SEM_FN_NAME (bpfbf_ebpfbe,jeqibe) },
-  { BPFBF_EBPFBE_INSN_JEQRBE, SEM_FN_NAME (bpfbf_ebpfbe,jeqrbe) },
-  { BPFBF_EBPFBE_INSN_JEQ32IBE, SEM_FN_NAME (bpfbf_ebpfbe,jeq32ibe) },
-  { BPFBF_EBPFBE_INSN_JEQ32RBE, SEM_FN_NAME (bpfbf_ebpfbe,jeq32rbe) },
-  { BPFBF_EBPFBE_INSN_JGTIBE, SEM_FN_NAME (bpfbf_ebpfbe,jgtibe) },
-  { BPFBF_EBPFBE_INSN_JGTRBE, SEM_FN_NAME (bpfbf_ebpfbe,jgtrbe) },
-  { BPFBF_EBPFBE_INSN_JGT32IBE, SEM_FN_NAME (bpfbf_ebpfbe,jgt32ibe) },
-  { BPFBF_EBPFBE_INSN_JGT32RBE, SEM_FN_NAME (bpfbf_ebpfbe,jgt32rbe) },
-  { BPFBF_EBPFBE_INSN_JGEIBE, SEM_FN_NAME (bpfbf_ebpfbe,jgeibe) },
-  { BPFBF_EBPFBE_INSN_JGERBE, SEM_FN_NAME (bpfbf_ebpfbe,jgerbe) },
-  { BPFBF_EBPFBE_INSN_JGE32IBE, SEM_FN_NAME (bpfbf_ebpfbe,jge32ibe) },
-  { BPFBF_EBPFBE_INSN_JGE32RBE, SEM_FN_NAME (bpfbf_ebpfbe,jge32rbe) },
-  { BPFBF_EBPFBE_INSN_JLTIBE, SEM_FN_NAME (bpfbf_ebpfbe,jltibe) },
-  { BPFBF_EBPFBE_INSN_JLTRBE, SEM_FN_NAME (bpfbf_ebpfbe,jltrbe) },
-  { BPFBF_EBPFBE_INSN_JLT32IBE, SEM_FN_NAME (bpfbf_ebpfbe,jlt32ibe) },
-  { BPFBF_EBPFBE_INSN_JLT32RBE, SEM_FN_NAME (bpfbf_ebpfbe,jlt32rbe) },
-  { BPFBF_EBPFBE_INSN_JLEIBE, SEM_FN_NAME (bpfbf_ebpfbe,jleibe) },
-  { BPFBF_EBPFBE_INSN_JLERBE, SEM_FN_NAME (bpfbf_ebpfbe,jlerbe) },
-  { BPFBF_EBPFBE_INSN_JLE32IBE, SEM_FN_NAME (bpfbf_ebpfbe,jle32ibe) },
-  { BPFBF_EBPFBE_INSN_JLE32RBE, SEM_FN_NAME (bpfbf_ebpfbe,jle32rbe) },
-  { BPFBF_EBPFBE_INSN_JSETIBE, SEM_FN_NAME (bpfbf_ebpfbe,jsetibe) },
-  { BPFBF_EBPFBE_INSN_JSETRBE, SEM_FN_NAME (bpfbf_ebpfbe,jsetrbe) },
-  { BPFBF_EBPFBE_INSN_JSET32IBE, SEM_FN_NAME (bpfbf_ebpfbe,jset32ibe) },
-  { BPFBF_EBPFBE_INSN_JSET32RBE, SEM_FN_NAME (bpfbf_ebpfbe,jset32rbe) },
-  { BPFBF_EBPFBE_INSN_JNEIBE, SEM_FN_NAME (bpfbf_ebpfbe,jneibe) },
-  { BPFBF_EBPFBE_INSN_JNERBE, SEM_FN_NAME (bpfbf_ebpfbe,jnerbe) },
-  { BPFBF_EBPFBE_INSN_JNE32IBE, SEM_FN_NAME (bpfbf_ebpfbe,jne32ibe) },
-  { BPFBF_EBPFBE_INSN_JNE32RBE, SEM_FN_NAME (bpfbf_ebpfbe,jne32rbe) },
-  { BPFBF_EBPFBE_INSN_JSGTIBE, SEM_FN_NAME (bpfbf_ebpfbe,jsgtibe) },
-  { BPFBF_EBPFBE_INSN_JSGTRBE, SEM_FN_NAME (bpfbf_ebpfbe,jsgtrbe) },
-  { BPFBF_EBPFBE_INSN_JSGT32IBE, SEM_FN_NAME (bpfbf_ebpfbe,jsgt32ibe) },
-  { BPFBF_EBPFBE_INSN_JSGT32RBE, SEM_FN_NAME (bpfbf_ebpfbe,jsgt32rbe) },
-  { BPFBF_EBPFBE_INSN_JSGEIBE, SEM_FN_NAME (bpfbf_ebpfbe,jsgeibe) },
-  { BPFBF_EBPFBE_INSN_JSGERBE, SEM_FN_NAME (bpfbf_ebpfbe,jsgerbe) },
-  { BPFBF_EBPFBE_INSN_JSGE32IBE, SEM_FN_NAME (bpfbf_ebpfbe,jsge32ibe) },
-  { BPFBF_EBPFBE_INSN_JSGE32RBE, SEM_FN_NAME (bpfbf_ebpfbe,jsge32rbe) },
-  { BPFBF_EBPFBE_INSN_JSLTIBE, SEM_FN_NAME (bpfbf_ebpfbe,jsltibe) },
-  { BPFBF_EBPFBE_INSN_JSLTRBE, SEM_FN_NAME (bpfbf_ebpfbe,jsltrbe) },
-  { BPFBF_EBPFBE_INSN_JSLT32IBE, SEM_FN_NAME (bpfbf_ebpfbe,jslt32ibe) },
-  { BPFBF_EBPFBE_INSN_JSLT32RBE, SEM_FN_NAME (bpfbf_ebpfbe,jslt32rbe) },
-  { BPFBF_EBPFBE_INSN_JSLEIBE, SEM_FN_NAME (bpfbf_ebpfbe,jsleibe) },
-  { BPFBF_EBPFBE_INSN_JSLERBE, SEM_FN_NAME (bpfbf_ebpfbe,jslerbe) },
-  { BPFBF_EBPFBE_INSN_JSLE32IBE, SEM_FN_NAME (bpfbf_ebpfbe,jsle32ibe) },
-  { BPFBF_EBPFBE_INSN_JSLE32RBE, SEM_FN_NAME (bpfbf_ebpfbe,jsle32rbe) },
-  { BPFBF_EBPFBE_INSN_CALLBE, SEM_FN_NAME (bpfbf_ebpfbe,callbe) },
-  { BPFBF_EBPFBE_INSN_JA, SEM_FN_NAME (bpfbf_ebpfbe,ja) },
-  { BPFBF_EBPFBE_INSN_EXIT, SEM_FN_NAME (bpfbf_ebpfbe,exit) },
-  { BPFBF_EBPFBE_INSN_XADDDWBE, SEM_FN_NAME (bpfbf_ebpfbe,xadddwbe) },
-  { BPFBF_EBPFBE_INSN_XADDWBE, SEM_FN_NAME (bpfbf_ebpfbe,xaddwbe) },
-  { BPFBF_EBPFBE_INSN_BRKPT, SEM_FN_NAME (bpfbf_ebpfbe,brkpt) },
-  { 0, 0 }
-};
-
-/* Add the semantic fns to IDESC_TABLE.  */
-
-void
-SEM_FN_NAME (bpfbf_ebpfbe,init_idesc_table) (SIM_CPU *current_cpu)
-{
-  IDESC *idesc_table = CPU_IDESC (current_cpu);
-  const struct sem_fn_desc *sf;
-  int mach_num = MACH_NUM (CPU_MACH (current_cpu));
-
-  for (sf = &sem_fns[0]; sf->fn != 0; ++sf)
-    {
-      const CGEN_INSN *insn = idesc_table[sf->index].idata;
-      int valid_p = (CGEN_INSN_VIRTUAL_P (insn)
-                    || CGEN_INSN_MACH_HAS_P (insn, mach_num));
-#if FAST_P
-      if (valid_p)
-       idesc_table[sf->index].sem_fast = sf->fn;
-      else
-       idesc_table[sf->index].sem_fast = SEM_FN_NAME (bpfbf_ebpfbe,x_invalid);
-#else
-      if (valid_p)
-       idesc_table[sf->index].sem_full = sf->fn;
-      else
-       idesc_table[sf->index].sem_full = SEM_FN_NAME (bpfbf_ebpfbe,x_invalid);
-#endif
-    }
-}
-
diff --git a/sim/bpf/sem-le.c b/sim/bpf/sem-le.c
deleted file mode 100644 (file)
index acf805e..0000000
+++ /dev/null
@@ -1,3207 +0,0 @@
-/* Simulator instruction semantics for bpfbf.
-
-THIS FILE IS MACHINE GENERATED WITH CGEN.
-
-Copyright (C) 1996-2023 Free Software Foundation, Inc.
-
-This file is part of the GNU simulators.
-
-   This file is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3, or (at your option)
-   any later version.
-
-   It is distributed in the hope that it will be useful, but WITHOUT
-   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
-   or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
-   License for more details.
-
-   You should have received a copy of the GNU General Public License along
-   with this program; if not, write to the Free Software Foundation, Inc.,
-   51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.
-
-*/
-
-#define WANT_CPU bpfbf
-#define WANT_CPU_BPFBF
-
-#include "sim-main.h"
-#include "cgen-mem.h"
-#include "cgen-ops.h"
-
-#undef GET_ATTR
-#define GET_ATTR(cpu, num, attr) CGEN_ATTR_VALUE (NULL, abuf->idesc->attrs, CGEN_INSN_##attr)
-
-/* This is used so that we can compile two copies of the semantic code,
-   one with full feature support and one without that runs fast(er).
-   FAST_P, when desired, is defined on the command line, -DFAST_P=1.  */
-#if FAST_P
-#define SEM_FN_NAME(cpu,fn) XCONCAT3 (cpu,_semf_,fn)
-#undef CGEN_TRACE_RESULT
-#define CGEN_TRACE_RESULT(cpu, abuf, name, type, val)
-#else
-#define SEM_FN_NAME(cpu,fn) XCONCAT3 (cpu,_sem_,fn)
-#endif
-
-/* x-invalid: --invalid-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,x_invalid) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-    /* Update the recorded pc in the cpu state struct.
-       Only necessary for WITH_SCACHE case, but to avoid the
-       conditional compilation ....  */
-    SET_H_PC (pc);
-    /* Virtual insns have zero size.  Overwrite vpc with address of next insn
-       using the default-insn-bitsize spec.  When executing insns in parallel
-       we may want to queue the fault and continue execution.  */
-    vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-    vpc = sim_engine_invalid_insn (current_cpu, pc, vpc);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* x-after: --after-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,x_after) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-#if WITH_SCACHE_PBB_BPFBF_EBPFLE
-    bpfbf_ebpfle_pbb_after (current_cpu, sem_arg);
-#endif
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* x-before: --before-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,x_before) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-#if WITH_SCACHE_PBB_BPFBF_EBPFLE
-    bpfbf_ebpfle_pbb_before (current_cpu, sem_arg);
-#endif
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* x-cti-chain: --cti-chain-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,x_cti_chain) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-#if WITH_SCACHE_PBB_BPFBF_EBPFLE
-#ifdef DEFINE_SWITCH
-    vpc = bpfbf_ebpfle_pbb_cti_chain (current_cpu, sem_arg,
-                              pbb_br_type, pbb_br_npc);
-    BREAK (sem);
-#else
-    /* FIXME: Allow provision of explicit ifmt spec in insn spec.  */
-    vpc = bpfbf_ebpfle_pbb_cti_chain (current_cpu, sem_arg,
-                              CPU_PBB_BR_TYPE (current_cpu),
-                              CPU_PBB_BR_NPC (current_cpu));
-#endif
-#endif
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* x-chain: --chain-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,x_chain) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-#if WITH_SCACHE_PBB_BPFBF_EBPFLE
-    vpc = bpfbf_ebpfle_pbb_chain (current_cpu, sem_arg);
-#ifdef DEFINE_SWITCH
-    BREAK (sem);
-#endif
-#endif
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* x-begin: --begin-- */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,x_begin) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 0);
-
-  {
-#if WITH_SCACHE_PBB_BPFBF_EBPFLE
-#if defined DEFINE_SWITCH || defined FAST_P
-    /* In the switch case FAST_P is a constant, allowing several optimizations
-       in any called inline functions.  */
-    vpc = bpfbf_ebpfle_pbb_begin (current_cpu, FAST_P);
-#else
-#if 0 /* cgen engine can't handle dynamic fast/full switching yet.  */
-    vpc = bpfbf_ebpfle_pbb_begin (current_cpu, STATE_RUN_FAST_P (CPU_STATE (current_cpu)));
-#else
-    vpc = bpfbf_ebpfle_pbb_begin (current_cpu, 0);
-#endif
-#endif
-#endif
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* addile: add $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,addile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* addrle: add $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,addrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ADDDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* add32ile: add32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,add32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ADDSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* add32rle: add32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,add32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ADDSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* subile: sub $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,subile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SUBDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* subrle: sub $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,subrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SUBDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* sub32ile: sub32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,sub32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SUBSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* sub32rle: sub32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,sub32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SUBSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mulile: mul $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,mulile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = MULDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mulrle: mul $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,mulrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = MULDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mul32ile: mul32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,mul32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = MULSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mul32rle: mul32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,mul32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = MULSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* divile: div $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,divile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = UDIVDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* divrle: div $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,divrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = UDIVDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* div32ile: div32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,div32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = UDIVSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* div32rle: div32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,div32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = UDIVSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* orile: or $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,orile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ORDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* orrle: or $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,orrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ORDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* or32ile: or32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,or32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ORSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* or32rle: or32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,or32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ORSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* andile: and $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,andile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ANDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* andrle: and $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,andrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ANDDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* and32ile: and32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,and32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ANDSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* and32rle: and32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,and32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = ANDSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* lshile: lsh $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,lshile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SLLDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* lshrle: lsh $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,lshrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SLLDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* lsh32ile: lsh32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,lsh32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SLLSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* lsh32rle: lsh32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,lsh32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SLLSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* rshile: rsh $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,rshile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SRLDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* rshrle: rsh $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,rshrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SRLDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* rsh32ile: rsh32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,rsh32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SRLSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* rsh32rle: rsh32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,rsh32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SRLSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* modile: mod $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,modile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = UMODDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* modrle: mod $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,modrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = UMODDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mod32ile: mod32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,mod32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = UMODSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mod32rle: mod32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,mod32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = UMODSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* xorile: xor $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,xorile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = XORDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* xorrle: xor $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,xorrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = XORDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* xor32ile: xor32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,xor32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = XORSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* xor32rle: xor32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,xor32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = XORSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* arshile: arsh $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,arshile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SRADI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* arshrle: arsh $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,arshrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = SRADI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* arsh32ile: arsh32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,arsh32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SRASI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* arsh32rle: arsh32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,arsh32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = SRASI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* negle: neg $dstle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,negle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_lddwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = NEGDI (CPU (h_gpr[FLD (f_dstle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* neg32le: neg32 $dstle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,neg32le) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_lddwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = NEGSI (CPU (h_gpr[FLD (f_dstle)]));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* movile: mov $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,movile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = FLD (f_imm32);
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* movrle: mov $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,movrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = CPU (h_gpr[FLD (f_srcle)]);
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mov32ile: mov32 $dstle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,mov32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = FLD (f_imm32);
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* mov32rle: mov32 $dstle,$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,mov32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    USI opval = CPU (h_gpr[FLD (f_srcle)]);
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* endlele: endle $dstle,$endsize */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,endlele) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = bpfbf_endle (current_cpu, CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* endbele: endbe $dstle,$endsize */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,endbele) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = bpfbf_endbe (current_cpu, CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* lddwle: lddw $dstle,$imm64 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,lddwle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_lddwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 16);
-
-  {
-    DI opval = FLD (f_imm64);
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldabsw: ldabsw $imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldabsw) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    SI opval = GETMEMSI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), FLD (f_imm32)));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldabsh: ldabsh $imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldabsh) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    HI opval = GETMEMHI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), FLD (f_imm32)));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldabsb: ldabsb $imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldabsb) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    QI opval = GETMEMQI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), FLD (f_imm32)));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldabsdw: ldabsdw $imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldabsdw) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = GETMEMDI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), FLD (f_imm32)));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldindwle: ldindw $srcle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldindwle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    SI opval = GETMEMSI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), ADDDI (CPU (h_gpr[FLD (f_srcle)]), FLD (f_imm32))));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldindhle: ldindh $srcle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldindhle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    HI opval = GETMEMHI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), ADDDI (CPU (h_gpr[FLD (f_srcle)]), FLD (f_imm32))));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldindble: ldindb $srcle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldindble) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    QI opval = GETMEMQI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), ADDDI (CPU (h_gpr[FLD (f_srcle)]), FLD (f_imm32))));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldinddwle: ldinddw $srcle,$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldinddwle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = GETMEMDI (current_cpu, pc, ADDDI (GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[((UINT) 6)]), bpfbf_skb_data_offset (current_cpu))), ADDDI (CPU (h_gpr[FLD (f_srcle)]), FLD (f_imm32))));
-    CPU (h_gpr[((UINT) 0)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldxwle: ldxw $dstle,[$srcle+$offset16] */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldxwle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    SI opval = GETMEMSI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_srcle)]), FLD (f_offset16)));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldxhle: ldxh $dstle,[$srcle+$offset16] */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldxhle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    HI opval = GETMEMHI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_srcle)]), FLD (f_offset16)));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldxble: ldxb $dstle,[$srcle+$offset16] */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldxble) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    QI opval = GETMEMQI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_srcle)]), FLD (f_offset16)));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* ldxdwle: ldxdw $dstle,[$srcle+$offset16] */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ldxdwle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_srcle)]), FLD (f_offset16)));
-    CPU (h_gpr[FLD (f_dstle)]) = opval;
-    CGEN_TRACE_RESULT (current_cpu, abuf, "gpr", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stxwle: stxw [$dstle+$offset16],$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,stxwle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    SI opval = CPU (h_gpr[FLD (f_srcle)]);
-    SETMEMSI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stxhle: stxh [$dstle+$offset16],$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,stxhle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    HI opval = CPU (h_gpr[FLD (f_srcle)]);
-    SETMEMHI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stxble: stxb [$dstle+$offset16],$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,stxble) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    QI opval = CPU (h_gpr[FLD (f_srcle)]);
-    SETMEMQI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stxdwle: stxdw [$dstle+$offset16],$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,stxdwle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = CPU (h_gpr[FLD (f_srcle)]);
-    SETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stble: stb [$dstle+$offset16],$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,stble) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    QI opval = FLD (f_imm32);
-    SETMEMQI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* sthle: sth [$dstle+$offset16],$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,sthle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    HI opval = FLD (f_imm32);
-    SETMEMHI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stwle: stw [$dstle+$offset16],$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,stwle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    SI opval = FLD (f_imm32);
-    SETMEMSI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* stdwle: stdw [$dstle+$offset16],$imm32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,stdwle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = FLD (f_imm32);
-    SETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'D', opval);
-  }
-
-  return vpc;
-#undef FLD
-}
-
-/* jeqile: jeq $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jeqile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (EQDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jeqrle: jeq $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jeqrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (EQDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jeq32ile: jeq32 $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jeq32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (EQSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jeq32rle: jeq32 $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jeq32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (EQSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgtile: jgt $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jgtile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTUDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgtrle: jgt $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jgtrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTUDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgt32ile: jgt32 $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jgt32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTUSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgt32rle: jgt32 $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jgt32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTUSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgeile: jge $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jgeile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEUDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jgerle: jge $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jgerle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEUDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jge32ile: jge32 $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jge32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEUSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jge32rle: jge32 $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jge32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEUSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jltile: jlt $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jltile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTUDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jltrle: jlt $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jltrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTUDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jlt32ile: jlt32 $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jlt32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTUSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jlt32rle: jlt32 $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jlt32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTUSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jleile: jle $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jleile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEUDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jlerle: jle $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jlerle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEUDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jle32ile: jle32 $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jle32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEUSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jle32rle: jle32 $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jle32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEUSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsetile: jset $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsetile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (ANDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsetrle: jset $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsetrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (ANDDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jset32ile: jset32 $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jset32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (ANDSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jset32rle: jset32 $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jset32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (ANDSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jneile: jne $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jneile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (NEDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jnerle: jne $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jnerle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (NEDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jne32ile: jne32 $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jne32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (NESI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jne32rle: jne32 $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jne32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (NESI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgtile: jsgt $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsgtile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgtrle: jsgt $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsgtrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgt32ile: jsgt32 $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsgt32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgt32rle: jsgt32 $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsgt32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GTSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgeile: jsge $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsgeile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsgerle: jsge $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsgerle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GEDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsge32ile: jsge32 $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsge32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GESI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsge32rle: jsge32 $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsge32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (GESI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsltile: jslt $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsltile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsltrle: jslt $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsltrle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jslt32ile: jslt32 $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jslt32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTSI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jslt32rle: jslt32 $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jslt32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LTSI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsleile: jsle $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsleile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jslerle: jsle $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jslerle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LEDI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsle32ile: jsle32 $dstle,$imm32,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsle32ile) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LESI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_imm32))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* jsle32rle: jsle32 $dstle,$srcle,$disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,jsle32rle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-if (LESI (CPU (h_gpr[FLD (f_dstle)]), CPU (h_gpr[FLD (f_srcle)]))) {
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    written |= (1 << 4);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-}
-
-  abuf->written = written;
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* callle: call $disp32 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,callle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldindwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-bpfbf_call (current_cpu, FLD (f_imm32), FLD (f_srcle));
-
-  return vpc;
-#undef FLD
-}
-
-/* ja: ja $disp16 */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,ja) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_stble.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_BRANCH_INIT
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-  {
-    DI opval = ADDDI (pc, MULDI (ADDHI (FLD (f_offset16), 1), 8));
-    SEM_BRANCH_VIA_ADDR (current_cpu, sem_arg, opval, vpc);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "pc", 'D', opval);
-  }
-
-  SEM_BRANCH_FINI (vpc);
-  return vpc;
-#undef FLD
-}
-
-/* exit: exit */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,exit) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-bpfbf_exit (current_cpu);
-
-  return vpc;
-#undef FLD
-}
-
-/* xadddwle: xadddw [$dstle+$offset16],$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,xadddwle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-{
-  DI tmp_tmp;
-  tmp_tmp = GETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)));
-  {
-    DI opval = ADDDI (tmp_tmp, CPU (h_gpr[FLD (f_srcle)]));
-    SETMEMDI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'D', opval);
-  }
-}
-
-  return vpc;
-#undef FLD
-}
-
-/* xaddwle: xaddw [$dstle+$offset16],$srcle */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,xaddwle) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_ldxwle.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-{
-  SI tmp_tmp;
-  tmp_tmp = GETMEMSI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)));
-  {
-    SI opval = ADDSI (tmp_tmp, CPU (h_gpr[FLD (f_srcle)]));
-    SETMEMSI (current_cpu, pc, ADDDI (CPU (h_gpr[FLD (f_dstle)]), FLD (f_offset16)), opval);
-    CGEN_TRACE_RESULT (current_cpu, abuf, "memory", 'x', opval);
-  }
-}
-
-  return vpc;
-#undef FLD
-}
-
-/* brkpt: brkpt */
-
-static SEM_PC
-SEM_FN_NAME (bpfbf_ebpfle,brkpt) (SIM_CPU *current_cpu, SEM_ARG sem_arg)
-{
-#define FLD(f) abuf->fields.sfmt_empty.f
-  ARGBUF *abuf = SEM_ARGBUF (sem_arg);
-  int UNUSED written = 0;
-  IADDR UNUSED pc = abuf->addr;
-  SEM_PC vpc = SEM_NEXT_VPC (sem_arg, pc, 8);
-
-bpfbf_breakpoint (current_cpu);
-
-  return vpc;
-#undef FLD
-}
-
-/* Table of all semantic fns.  */
-
-static const struct sem_fn_desc sem_fns[] = {
-  { BPFBF_EBPFLE_INSN_X_INVALID, SEM_FN_NAME (bpfbf_ebpfle,x_invalid) },
-  { BPFBF_EBPFLE_INSN_X_AFTER, SEM_FN_NAME (bpfbf_ebpfle,x_after) },
-  { BPFBF_EBPFLE_INSN_X_BEFORE, SEM_FN_NAME (bpfbf_ebpfle,x_before) },
-  { BPFBF_EBPFLE_INSN_X_CTI_CHAIN, SEM_FN_NAME (bpfbf_ebpfle,x_cti_chain) },
-  { BPFBF_EBPFLE_INSN_X_CHAIN, SEM_FN_NAME (bpfbf_ebpfle,x_chain) },
-  { BPFBF_EBPFLE_INSN_X_BEGIN, SEM_FN_NAME (bpfbf_ebpfle,x_begin) },
-  { BPFBF_EBPFLE_INSN_ADDILE, SEM_FN_NAME (bpfbf_ebpfle,addile) },
-  { BPFBF_EBPFLE_INSN_ADDRLE, SEM_FN_NAME (bpfbf_ebpfle,addrle) },
-  { BPFBF_EBPFLE_INSN_ADD32ILE, SEM_FN_NAME (bpfbf_ebpfle,add32ile) },
-  { BPFBF_EBPFLE_INSN_ADD32RLE, SEM_FN_NAME (bpfbf_ebpfle,add32rle) },
-  { BPFBF_EBPFLE_INSN_SUBILE, SEM_FN_NAME (bpfbf_ebpfle,subile) },
-  { BPFBF_EBPFLE_INSN_SUBRLE, SEM_FN_NAME (bpfbf_ebpfle,subrle) },
-  { BPFBF_EBPFLE_INSN_SUB32ILE, SEM_FN_NAME (bpfbf_ebpfle,sub32ile) },
-  { BPFBF_EBPFLE_INSN_SUB32RLE, SEM_FN_NAME (bpfbf_ebpfle,sub32rle) },
-  { BPFBF_EBPFLE_INSN_MULILE, SEM_FN_NAME (bpfbf_ebpfle,mulile) },
-  { BPFBF_EBPFLE_INSN_MULRLE, SEM_FN_NAME (bpfbf_ebpfle,mulrle) },
-  { BPFBF_EBPFLE_INSN_MUL32ILE, SEM_FN_NAME (bpfbf_ebpfle,mul32ile) },
-  { BPFBF_EBPFLE_INSN_MUL32RLE, SEM_FN_NAME (bpfbf_ebpfle,mul32rle) },
-  { BPFBF_EBPFLE_INSN_DIVILE, SEM_FN_NAME (bpfbf_ebpfle,divile) },
-  { BPFBF_EBPFLE_INSN_DIVRLE, SEM_FN_NAME (bpfbf_ebpfle,divrle) },
-  { BPFBF_EBPFLE_INSN_DIV32ILE, SEM_FN_NAME (bpfbf_ebpfle,div32ile) },
-  { BPFBF_EBPFLE_INSN_DIV32RLE, SEM_FN_NAME (bpfbf_ebpfle,div32rle) },
-  { BPFBF_EBPFLE_INSN_ORILE, SEM_FN_NAME (bpfbf_ebpfle,orile) },
-  { BPFBF_EBPFLE_INSN_ORRLE, SEM_FN_NAME (bpfbf_ebpfle,orrle) },
-  { BPFBF_EBPFLE_INSN_OR32ILE, SEM_FN_NAME (bpfbf_ebpfle,or32ile) },
-  { BPFBF_EBPFLE_INSN_OR32RLE, SEM_FN_NAME (bpfbf_ebpfle,or32rle) },
-  { BPFBF_EBPFLE_INSN_ANDILE, SEM_FN_NAME (bpfbf_ebpfle,andile) },
-  { BPFBF_EBPFLE_INSN_ANDRLE, SEM_FN_NAME (bpfbf_ebpfle,andrle) },
-  { BPFBF_EBPFLE_INSN_AND32ILE, SEM_FN_NAME (bpfbf_ebpfle,and32ile) },
-  { BPFBF_EBPFLE_INSN_AND32RLE, SEM_FN_NAME (bpfbf_ebpfle,and32rle) },
-  { BPFBF_EBPFLE_INSN_LSHILE, SEM_FN_NAME (bpfbf_ebpfle,lshile) },
-  { BPFBF_EBPFLE_INSN_LSHRLE, SEM_FN_NAME (bpfbf_ebpfle,lshrle) },
-  { BPFBF_EBPFLE_INSN_LSH32ILE, SEM_FN_NAME (bpfbf_ebpfle,lsh32ile) },
-  { BPFBF_EBPFLE_INSN_LSH32RLE, SEM_FN_NAME (bpfbf_ebpfle,lsh32rle) },
-  { BPFBF_EBPFLE_INSN_RSHILE, SEM_FN_NAME (bpfbf_ebpfle,rshile) },
-  { BPFBF_EBPFLE_INSN_RSHRLE, SEM_FN_NAME (bpfbf_ebpfle,rshrle) },
-  { BPFBF_EBPFLE_INSN_RSH32ILE, SEM_FN_NAME (bpfbf_ebpfle,rsh32ile) },
-  { BPFBF_EBPFLE_INSN_RSH32RLE, SEM_FN_NAME (bpfbf_ebpfle,rsh32rle) },
-  { BPFBF_EBPFLE_INSN_MODILE, SEM_FN_NAME (bpfbf_ebpfle,modile) },
-  { BPFBF_EBPFLE_INSN_MODRLE, SEM_FN_NAME (bpfbf_ebpfle,modrle) },
-  { BPFBF_EBPFLE_INSN_MOD32ILE, SEM_FN_NAME (bpfbf_ebpfle,mod32ile) },
-  { BPFBF_EBPFLE_INSN_MOD32RLE, SEM_FN_NAME (bpfbf_ebpfle,mod32rle) },
-  { BPFBF_EBPFLE_INSN_XORILE, SEM_FN_NAME (bpfbf_ebpfle,xorile) },
-  { BPFBF_EBPFLE_INSN_XORRLE, SEM_FN_NAME (bpfbf_ebpfle,xorrle) },
-  { BPFBF_EBPFLE_INSN_XOR32ILE, SEM_FN_NAME (bpfbf_ebpfle,xor32ile) },
-  { BPFBF_EBPFLE_INSN_XOR32RLE, SEM_FN_NAME (bpfbf_ebpfle,xor32rle) },
-  { BPFBF_EBPFLE_INSN_ARSHILE, SEM_FN_NAME (bpfbf_ebpfle,arshile) },
-  { BPFBF_EBPFLE_INSN_ARSHRLE, SEM_FN_NAME (bpfbf_ebpfle,arshrle) },
-  { BPFBF_EBPFLE_INSN_ARSH32ILE, SEM_FN_NAME (bpfbf_ebpfle,arsh32ile) },
-  { BPFBF_EBPFLE_INSN_ARSH32RLE, SEM_FN_NAME (bpfbf_ebpfle,arsh32rle) },
-  { BPFBF_EBPFLE_INSN_NEGLE, SEM_FN_NAME (bpfbf_ebpfle,negle) },
-  { BPFBF_EBPFLE_INSN_NEG32LE, SEM_FN_NAME (bpfbf_ebpfle,neg32le) },
-  { BPFBF_EBPFLE_INSN_MOVILE, SEM_FN_NAME (bpfbf_ebpfle,movile) },
-  { BPFBF_EBPFLE_INSN_MOVRLE, SEM_FN_NAME (bpfbf_ebpfle,movrle) },
-  { BPFBF_EBPFLE_INSN_MOV32ILE, SEM_FN_NAME (bpfbf_ebpfle,mov32ile) },
-  { BPFBF_EBPFLE_INSN_MOV32RLE, SEM_FN_NAME (bpfbf_ebpfle,mov32rle) },
-  { BPFBF_EBPFLE_INSN_ENDLELE, SEM_FN_NAME (bpfbf_ebpfle,endlele) },
-  { BPFBF_EBPFLE_INSN_ENDBELE, SEM_FN_NAME (bpfbf_ebpfle,endbele) },
-  { BPFBF_EBPFLE_INSN_LDDWLE, SEM_FN_NAME (bpfbf_ebpfle,lddwle) },
-  { BPFBF_EBPFLE_INSN_LDABSW, SEM_FN_NAME (bpfbf_ebpfle,ldabsw) },
-  { BPFBF_EBPFLE_INSN_LDABSH, SEM_FN_NAME (bpfbf_ebpfle,ldabsh) },
-  { BPFBF_EBPFLE_INSN_LDABSB, SEM_FN_NAME (bpfbf_ebpfle,ldabsb) },
-  { BPFBF_EBPFLE_INSN_LDABSDW, SEM_FN_NAME (bpfbf_ebpfle,ldabsdw) },
-  { BPFBF_EBPFLE_INSN_LDINDWLE, SEM_FN_NAME (bpfbf_ebpfle,ldindwle) },
-  { BPFBF_EBPFLE_INSN_LDINDHLE, SEM_FN_NAME (bpfbf_ebpfle,ldindhle) },
-  { BPFBF_EBPFLE_INSN_LDINDBLE, SEM_FN_NAME (bpfbf_ebpfle,ldindble) },
-  { BPFBF_EBPFLE_INSN_LDINDDWLE, SEM_FN_NAME (bpfbf_ebpfle,ldinddwle) },
-  { BPFBF_EBPFLE_INSN_LDXWLE, SEM_FN_NAME (bpfbf_ebpfle,ldxwle) },
-  { BPFBF_EBPFLE_INSN_LDXHLE, SEM_FN_NAME (bpfbf_ebpfle,ldxhle) },
-  { BPFBF_EBPFLE_INSN_LDXBLE, SEM_FN_NAME (bpfbf_ebpfle,ldxble) },
-  { BPFBF_EBPFLE_INSN_LDXDWLE, SEM_FN_NAME (bpfbf_ebpfle,ldxdwle) },
-  { BPFBF_EBPFLE_INSN_STXWLE, SEM_FN_NAME (bpfbf_ebpfle,stxwle) },
-  { BPFBF_EBPFLE_INSN_STXHLE, SEM_FN_NAME (bpfbf_ebpfle,stxhle) },
-  { BPFBF_EBPFLE_INSN_STXBLE, SEM_FN_NAME (bpfbf_ebpfle,stxble) },
-  { BPFBF_EBPFLE_INSN_STXDWLE, SEM_FN_NAME (bpfbf_ebpfle,stxdwle) },
-  { BPFBF_EBPFLE_INSN_STBLE, SEM_FN_NAME (bpfbf_ebpfle,stble) },
-  { BPFBF_EBPFLE_INSN_STHLE, SEM_FN_NAME (bpfbf_ebpfle,sthle) },
-  { BPFBF_EBPFLE_INSN_STWLE, SEM_FN_NAME (bpfbf_ebpfle,stwle) },
-  { BPFBF_EBPFLE_INSN_STDWLE, SEM_FN_NAME (bpfbf_ebpfle,stdwle) },
-  { BPFBF_EBPFLE_INSN_JEQILE, SEM_FN_NAME (bpfbf_ebpfle,jeqile) },
-  { BPFBF_EBPFLE_INSN_JEQRLE, SEM_FN_NAME (bpfbf_ebpfle,jeqrle) },
-  { BPFBF_EBPFLE_INSN_JEQ32ILE, SEM_FN_NAME (bpfbf_ebpfle,jeq32ile) },
-  { BPFBF_EBPFLE_INSN_JEQ32RLE, SEM_FN_NAME (bpfbf_ebpfle,jeq32rle) },
-  { BPFBF_EBPFLE_INSN_JGTILE, SEM_FN_NAME (bpfbf_ebpfle,jgtile) },
-  { BPFBF_EBPFLE_INSN_JGTRLE, SEM_FN_NAME (bpfbf_ebpfle,jgtrle) },
-  { BPFBF_EBPFLE_INSN_JGT32ILE, SEM_FN_NAME (bpfbf_ebpfle,jgt32ile) },
-  { BPFBF_EBPFLE_INSN_JGT32RLE, SEM_FN_NAME (bpfbf_ebpfle,jgt32rle) },
-  { BPFBF_EBPFLE_INSN_JGEILE, SEM_FN_NAME (bpfbf_ebpfle,jgeile) },
-  { BPFBF_EBPFLE_INSN_JGERLE, SEM_FN_NAME (bpfbf_ebpfle,jgerle) },
-  { BPFBF_EBPFLE_INSN_JGE32ILE, SEM_FN_NAME (bpfbf_ebpfle,jge32ile) },
-  { BPFBF_EBPFLE_INSN_JGE32RLE, SEM_FN_NAME (bpfbf_ebpfle,jge32rle) },
-  { BPFBF_EBPFLE_INSN_JLTILE, SEM_FN_NAME (bpfbf_ebpfle,jltile) },
-  { BPFBF_EBPFLE_INSN_JLTRLE, SEM_FN_NAME (bpfbf_ebpfle,jltrle) },
-  { BPFBF_EBPFLE_INSN_JLT32ILE, SEM_FN_NAME (bpfbf_ebpfle,jlt32ile) },
-  { BPFBF_EBPFLE_INSN_JLT32RLE, SEM_FN_NAME (bpfbf_ebpfle,jlt32rle) },
-  { BPFBF_EBPFLE_INSN_JLEILE, SEM_FN_NAME (bpfbf_ebpfle,jleile) },
-  { BPFBF_EBPFLE_INSN_JLERLE, SEM_FN_NAME (bpfbf_ebpfle,jlerle) },
-  { BPFBF_EBPFLE_INSN_JLE32ILE, SEM_FN_NAME (bpfbf_ebpfle,jle32ile) },
-  { BPFBF_EBPFLE_INSN_JLE32RLE, SEM_FN_NAME (bpfbf_ebpfle,jle32rle) },
-  { BPFBF_EBPFLE_INSN_JSETILE, SEM_FN_NAME (bpfbf_ebpfle,jsetile) },
-  { BPFBF_EBPFLE_INSN_JSETRLE, SEM_FN_NAME (bpfbf_ebpfle,jsetrle) },
-  { BPFBF_EBPFLE_INSN_JSET32ILE, SEM_FN_NAME (bpfbf_ebpfle,jset32ile) },
-  { BPFBF_EBPFLE_INSN_JSET32RLE, SEM_FN_NAME (bpfbf_ebpfle,jset32rle) },
-  { BPFBF_EBPFLE_INSN_JNEILE, SEM_FN_NAME (bpfbf_ebpfle,jneile) },
-  { BPFBF_EBPFLE_INSN_JNERLE, SEM_FN_NAME (bpfbf_ebpfle,jnerle) },
-  { BPFBF_EBPFLE_INSN_JNE32ILE, SEM_FN_NAME (bpfbf_ebpfle,jne32ile) },
-  { BPFBF_EBPFLE_INSN_JNE32RLE, SEM_FN_NAME (bpfbf_ebpfle,jne32rle) },
-  { BPFBF_EBPFLE_INSN_JSGTILE, SEM_FN_NAME (bpfbf_ebpfle,jsgtile) },
-  { BPFBF_EBPFLE_INSN_JSGTRLE, SEM_FN_NAME (bpfbf_ebpfle,jsgtrle) },
-  { BPFBF_EBPFLE_INSN_JSGT32ILE, SEM_FN_NAME (bpfbf_ebpfle,jsgt32ile) },
-  { BPFBF_EBPFLE_INSN_JSGT32RLE, SEM_FN_NAME (bpfbf_ebpfle,jsgt32rle) },
-  { BPFBF_EBPFLE_INSN_JSGEILE, SEM_FN_NAME (bpfbf_ebpfle,jsgeile) },
-  { BPFBF_EBPFLE_INSN_JSGERLE, SEM_FN_NAME (bpfbf_ebpfle,jsgerle) },
-  { BPFBF_EBPFLE_INSN_JSGE32ILE, SEM_FN_NAME (bpfbf_ebpfle,jsge32ile) },
-  { BPFBF_EBPFLE_INSN_JSGE32RLE, SEM_FN_NAME (bpfbf_ebpfle,jsge32rle) },
-  { BPFBF_EBPFLE_INSN_JSLTILE, SEM_FN_NAME (bpfbf_ebpfle,jsltile) },
-  { BPFBF_EBPFLE_INSN_JSLTRLE, SEM_FN_NAME (bpfbf_ebpfle,jsltrle) },
-  { BPFBF_EBPFLE_INSN_JSLT32ILE, SEM_FN_NAME (bpfbf_ebpfle,jslt32ile) },
-  { BPFBF_EBPFLE_INSN_JSLT32RLE, SEM_FN_NAME (bpfbf_ebpfle,jslt32rle) },
-  { BPFBF_EBPFLE_INSN_JSLEILE, SEM_FN_NAME (bpfbf_ebpfle,jsleile) },
-  { BPFBF_EBPFLE_INSN_JSLERLE, SEM_FN_NAME (bpfbf_ebpfle,jslerle) },
-  { BPFBF_EBPFLE_INSN_JSLE32ILE, SEM_FN_NAME (bpfbf_ebpfle,jsle32ile) },
-  { BPFBF_EBPFLE_INSN_JSLE32RLE, SEM_FN_NAME (bpfbf_ebpfle,jsle32rle) },
-  { BPFBF_EBPFLE_INSN_CALLLE, SEM_FN_NAME (bpfbf_ebpfle,callle) },
-  { BPFBF_EBPFLE_INSN_JA, SEM_FN_NAME (bpfbf_ebpfle,ja) },
-  { BPFBF_EBPFLE_INSN_EXIT, SEM_FN_NAME (bpfbf_ebpfle,exit) },
-  { BPFBF_EBPFLE_INSN_XADDDWLE, SEM_FN_NAME (bpfbf_ebpfle,xadddwle) },
-  { BPFBF_EBPFLE_INSN_XADDWLE, SEM_FN_NAME (bpfbf_ebpfle,xaddwle) },
-  { BPFBF_EBPFLE_INSN_BRKPT, SEM_FN_NAME (bpfbf_ebpfle,brkpt) },
-  { 0, 0 }
-};
-
-/* Add the semantic fns to IDESC_TABLE.  */
-
-void
-SEM_FN_NAME (bpfbf_ebpfle,init_idesc_table) (SIM_CPU *current_cpu)
-{
-  IDESC *idesc_table = CPU_IDESC (current_cpu);
-  const struct sem_fn_desc *sf;
-  int mach_num = MACH_NUM (CPU_MACH (current_cpu));
-
-  for (sf = &sem_fns[0]; sf->fn != 0; ++sf)
-    {
-      const CGEN_INSN *insn = idesc_table[sf->index].idata;
-      int valid_p = (CGEN_INSN_VIRTUAL_P (insn)
-                    || CGEN_INSN_MACH_HAS_P (insn, mach_num));
-#if FAST_P
-      if (valid_p)
-       idesc_table[sf->index].sem_fast = sf->fn;
-      else
-       idesc_table[sf->index].sem_fast = SEM_FN_NAME (bpfbf_ebpfle,x_invalid);
-#else
-      if (valid_p)
-       idesc_table[sf->index].sem_full = sf->fn;
-      else
-       idesc_table[sf->index].sem_full = SEM_FN_NAME (bpfbf_ebpfle,x_invalid);
-#endif
-    }
-}
-
diff --git a/sim/bpf/sim-if.c b/sim/bpf/sim-if.c
deleted file mode 100644 (file)
index 1a3452f..0000000
+++ /dev/null
@@ -1,228 +0,0 @@
-/* Main simulator entry points specific to the eBPF.
-   Copyright (C) 2020-2023 Free Software Foundation, Inc.
-
-   This file is part of GDB, the GNU debugger.
-
-   This program is free software; you can redistribute it and/or modify
-   it under the terms of the GNU General Public License as published by
-   the Free Software Foundation; either version 3 of the License, or
-   (at your option) any later version.
-
-   This program is distributed in the hope that it will be useful,
-   but WITHOUT ANY WARRANTY; without even the implied warranty of
-   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
-   GNU General Public License for more details.
-
-   You should have received a copy of the GNU General Public License
-   along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
-
-/* This must come before any other includes.  */
-#include "defs.h"
-
-#include <stdlib.h>
-
-#include "sim/callback.h"
-#include "sim-main.h"
-#include "sim-options.h"
-#include "libiberty.h"
-#include "bfd.h"
-
-/* Globals.  */
-
-/* String with the name of the section containing the BPF program to
-   run.  */
-static char *bpf_program_section = NULL;
-
-extern uint64_t skb_data_offset;
-
-\f
-/* Handle BPF-specific options.  */
-
-static SIM_RC bpf_option_handler (SIM_DESC, sim_cpu *, int, char *, int);
-
-typedef enum
-{
- OPTION_BPF_SET_PROGRAM = OPTION_START,
- OPTION_BPF_LIST_PROGRAMS,
- OPTION_BPF_VERIFY_PROGRAM,
- OPTION_BPF_SKB_DATA_OFFSET,
-} BPF_OPTION;
-
-static const OPTION bpf_options[] =
-{
- { {"bpf-set-program", required_argument, NULL, OPTION_BPF_SET_PROGRAM},
-   '\0', "SECTION_NAME", "Set the entry point",
-   bpf_option_handler },
- { {"bpf-list-programs", no_argument, NULL, OPTION_BPF_LIST_PROGRAMS},
-   '\0', "", "List loaded bpf programs",
-   bpf_option_handler },
- { {"bpf-verify-program", required_argument, NULL, OPTION_BPF_VERIFY_PROGRAM},
-   '\0', "PROGRAM", "Run the verifier on the given BPF program",
-   bpf_option_handler },
- { {"skb-data-offset", required_argument, NULL, OPTION_BPF_SKB_DATA_OFFSET},
-   '\0', "OFFSET", "Configure offsetof(struct sk_buff, data)",
-   bpf_option_handler },
-
- { {NULL, no_argument, NULL, 0}, '\0', NULL, NULL, NULL, NULL }
-};
-
-static SIM_RC
-bpf_option_handler (SIM_DESC sd, sim_cpu *cpu ATTRIBUTE_UNUSED, int opt,
-                    char *arg, int is_command ATTRIBUTE_UNUSED)
-{
-  switch ((BPF_OPTION) opt)
-    {
-    case OPTION_BPF_VERIFY_PROGRAM:
-      /* XXX call the verifier. */
-      sim_io_printf (sd, "Verifying BPF program %s...\n", arg);
-      break;
-
-    case OPTION_BPF_LIST_PROGRAMS:
-      /* XXX list programs.  */
-      sim_io_printf (sd, "BPF programs available:\n");
-      break;
-
-    case OPTION_BPF_SET_PROGRAM:
-      /* XXX: check that the section exists and tell the user about a
-         new start_address.  */
-      bpf_program_section = xstrdup (arg);
-      break;
-
-    case OPTION_BPF_SKB_DATA_OFFSET:
-      skb_data_offset = strtoul (arg, NULL, 0);
-      break;
-
-    default:
-      sim_io_eprintf (sd, "Unknown option `%s'\n", arg);
-      return SIM_RC_FAIL;
-    }
-
-  return SIM_RC_OK;
-}
-
-/* Like sim_state_free, but free the cpu buffers as well.  */
-
-static void
-bpf_free_state (SIM_DESC sd)
-{
-  if (STATE_MODULES (sd) != NULL)
-    sim_module_uninstall (sd);
-
-  sim_cpu_free_all (sd);
-  sim_state_free (sd);
-}
-
-extern const SIM_MACH * const bpf_sim_machs[];
-
-/* Create an instance of the simulator.  */
-
-SIM_DESC
-sim_open (SIM_OPEN_KIND kind,
-          host_callback *callback,
-          struct bfd *abfd,
-         char * const *argv)
-{
-  /* XXX Analyze the program, and collect per-function information
-     like the kernel verifier does.  The implementation of the CALL
-     instruction will need that information, to update %fp.  */
-
-  SIM_DESC sd = sim_state_alloc (kind, callback);
-
-  /* Set default options before parsing user options.  */
-  STATE_MACHS (sd) = bpf_sim_machs;
-  STATE_MODEL_NAME (sd) = "bpf-def";
-
-  if (sim_cpu_alloc_all_extra (sd, 0, sizeof (struct bpf_sim_cpu)) != SIM_RC_OK)
-    goto error;
-
-  if (sim_pre_argv_init (sd, argv[0]) != SIM_RC_OK)
-    goto error;
-
-  /* Add the BPF-specific option list to the simulator.  */
-  if (sim_add_option_table (sd, NULL, bpf_options) != SIM_RC_OK)
-    {
-      bpf_free_state (sd);
-      return 0;
-    }
-
-  if (sim_parse_args (sd, argv) != SIM_RC_OK)
-    goto error;
-
-  if (sim_analyze_program (sd, STATE_PROG_FILE (sd), abfd) != SIM_RC_OK)
-    goto error;
-
-  if (sim_config (sd) != SIM_RC_OK)
-    goto error;
-
-  if (sim_post_argv_init (sd) != SIM_RC_OK)
-    goto error;
-
-  /* ... */
-
-  /* Initialize the CPU descriptors and the disassemble in the cpu
-     descriptor table entries.  */
-  {
-    int i;
-    CGEN_CPU_DESC cd = bpf_cgen_cpu_open_1 (STATE_ARCHITECTURE (sd)->printable_name,
-                                            CGEN_ENDIAN_LITTLE);
-
-    /* We have one cpu per installed program! MAX_NR_PROCESSORS is an
-       arbitrary upper limit.  XXX where is it defined?  */
-    for (i = 0; i < MAX_NR_PROCESSORS; ++i)
-      {
-        SIM_CPU *cpu = STATE_CPU (sd, i);
-
-        CPU_CPU_DESC (cpu) = cd;
-        CPU_DISASSEMBLER (cpu) = sim_cgen_disassemble_insn;
-      }
-
-    bpf_cgen_init_dis (cd);
-  }
-
-  /* XXX do eBPF sim specific initializations.  */
-
-  return sd;
-
- error:
-      bpf_free_state (sd);
-      return NULL;
-}
-\f
-
-SIM_RC
-sim_create_inferior (SIM_DESC sd, struct bfd *abfd,
-                    char *const *argv, char *const *env)
-{
-  SIM_CPU *current_cpu = STATE_CPU (sd, 0);
-  host_callback *cb = STATE_CALLBACK (sd);
-  bfd_vma addr;
-
-  /* Determine the start address.
-
-     XXX acknowledge bpf_program_section.  If it is NULL, emit a
-     warning explaining that we are using the ELF file start address,
-     which often is not what is actually wanted.  */
-  if (abfd != NULL)
-    addr = bfd_get_start_address (abfd);
-  else
-    addr = 0;
-
-  sim_pc_set (current_cpu, addr);
-
-  if (STATE_PROG_ARGV (sd) != argv)
-    {
-      freeargv (STATE_PROG_ARGV (sd));
-      STATE_PROG_ARGV (sd) = dupargv (argv);
-    }
-
-  if (STATE_PROG_ENVP (sd) != env)
-    {
-      freeargv (STATE_PROG_ENVP (sd));
-      STATE_PROG_ENVP (sd) = dupargv (env);
-    }
-
-  cb->argv = STATE_PROG_ARGV (sd);
-  cb->envp = STATE_PROG_ENVP (sd);
-
-  return SIM_RC_OK;
-}
index d1d68d12e76129a49d77ebdda2edd34cd499b02d..13384b63ca7abbbb39ac15d40e8c39c6e7353af8 100644 (file)
@@ -1,5 +1,7 @@
 /* eBPF simulator main header
-   Copyright (C) 2020-2023 Free Software Foundation, Inc.
+   Copyright (C) 2023 Free Software Foundation, Inc.
+
+   Contributed by Oracle Inc.
 
    This file is part of GDB, the GNU debugger.
 
 #define SIM_MAIN_H
 
 #include "sim-basics.h"
-#include "opcodes/bpf-desc.h"
-#include "opcodes/bpf-opc.h"
-#include "arch.h"
 #include "sim-base.h"
-#include "cgen-sim.h"
-#include "bpf-sim.h"
-#include "bpf-helpers.h"
-
-struct bpf_sim_cpu
-{
-  /* CPU-model specific parts go here.
-     Note that in files that don't need to access these pieces WANT_CPU_FOO
-     won't be defined and thus these parts won't appear.  This is ok in the
-     sense that things work.  It is a source of bugs though.
-     One has to of course be careful to not take the size of this
-     struct and no structure members accessed in non-cpu specific files can
-     go after here.  */
-#if defined (WANT_CPU_BPFBF)
-  BPFBF_CPU_DATA cpu_data;
-#endif
-};
-#define BPF_SIM_CPU(cpu) ((struct bpf_sim_cpu *) CPU_ARCH_DATA (cpu))
 
 #endif /* ! SIM_MAIN_H */
index 4dc37b1f01a0dabc28d62d0e4b572037dee89816..c073f67f81915b487805253607be51c7a2a53e05 100644 (file)
@@ -112,10 +112,10 @@ main:
     fail_ne     %r1, 0
 
     ;; neg
-    neg         %r2
+    neg         %r2, %r2
     fail_ne     %r2, -5
     mov         %r1, -1025
-    neg         %r1
+    neg         %r1, %r1
     fail_ne     %r1, 1025
 
     pass
index e8d5062476cd6200bf15dacbe1e2403dd55aaae4..d797122daf124d39c7d9f7e9aa3284c04aae4e1d 100644 (file)
@@ -100,11 +100,11 @@ main:
     ;; neg
     mov32       %r1, -1
     mov32       %r2, 0x7fffffff
-    neg32       %r1
-    neg32       %r2
+    neg32       %r1, %r1
+    neg32       %r2, %r2
     fail_ne32   %r1, 1
     fail_ne     %r2, 0x80000001 ; Note: check for (bad) sign-extend
-    neg32       %r2
+    neg32       %r2, %r2
     fail_ne32   %r2, 0x7fffffff
 
     pass