whitespace and add extra "constructive listening" section to Mission
authorLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Wed, 8 Apr 2020 13:52:39 +0000 (14:52 +0100)
committerLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Wed, 8 Apr 2020 13:52:39 +0000 (14:52 +0100)
The_Mission.mdwn

index 02c277866b59423a6c9e75b8d209c76c2da53cb0..25879d68181e81316663b12ef79590ece1066a3d 100644 (file)
@@ -1,14 +1,21 @@
-> We believe a computer should be safe to use, and this starts with a safe processor.
+> We believe a computer should be safe to use, and this starts with a
+> safe processor.
 
 # The Mission
 
- - give mass volume appliance manufacturers an alternative to expensive un-auditable chips.
- - maximize the degree of trust a customer can place in their processor. 
+- give mass volume appliance manufacturers an alternative to expensive
+   un-auditable chips.
+- maximize the degree of trust a customer can place in their processor.
 
 # The Means:
 
-- provide the customer the **freedom to study, modify, and redistribute** the full SoC source from HDL and boot loader to down to the VLSI.
-- engage in **full transparency** at every level of the development, right from the inception through to delivery of silicon.  no exceptions.
+- provide the customer the **freedom to study, modify, and redistribute**
+  the full SoC source from HDL and boot loader to down to the VLSI.
+- engage in **full transparency** at every level of the development,
+  right from the inception through to delivery of silicon.  no exceptions.
+- listen to **constructive input** from world-leading industry experts,
+  engineers and enthusiasts alike, in real-time, without NDAs creating
+  artificial barriers to communication and hampering success.
 
 # The Market:
 
  - CV capable flight controller for lightweight drones
  - whatever you want
 
-# The Machine:
+# The Machines:
+
+- our first target (Oct 2020): a single-core dual-issue 180nm 64-bit
+  "demo" QFP chip that will also be a saleable product in the "Embedded"
+  space (Arduino, STM32F, Ingenic jz4720).
+- a full quad core SoC: 800mhz, dual issue, 4-wide FP32, Hybrid CPU /
+  GPU / VPU [and later an ML inference core], comparable to the Allwinner
+  64 in capability.
+- Products based on customer - and client - driven needs and requirements
 
-- our first target (Oct 2020): a single-core dual-issue 180nm 64-bit "demo" QFP chip that will also be a saleable product in the "Embedded" space (Arduino, STM32F, Ingenic jz4720).
-- a full quad core SoC: 800mhz, dual issue, 4-wide FP32, Hybrid CPU / GPU / VPU [and later an ML inference core], comparable to the Allwinner 64 in capability.