(no commit message)
authorlkcl <lkcl@web>
Sun, 14 Nov 2021 15:11:39 +0000 (15:11 +0000)
committerIkiWiki <ikiwiki.info>
Sun, 14 Nov 2021 15:11:39 +0000 (15:11 +0000)
docs/pinmux.mdwn

index 0f4e478913b13161e597b8b412b99ad60049b9b9..93c25292452aee6bdfeac2254c1ee830b0a19327 100644 (file)
@@ -13,7 +13,7 @@ out-enable) to be routed right the way from the ASIC, all
 the way to the IO PAD, where only then does a wire bond connect
 it to a single pin.
 
-<img src="https://www10.edacafe.com/book/ASIC/CH02/CH02-44.gif" />
+[[!img CH02-44.gif]]
 
 Designing an ASIC, there is no guarantee that the IO pad is
 working when manufactured. Worse, the peripheral could be
@@ -51,5 +51,6 @@ an ASIC that combines **both** JTAG Boundary Scan **and** GPIO
 Muxing, down to layout considerations using coriolis2.
 
 <img src="https://libre-soc.org/shakti/m_class/JTAG/jtag-block.jpg"
-  width=600 />
+  width=500 />
 
+[[!img gpio_block.png]]