add slids
authorLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Thu, 12 Jul 2018 02:07:56 +0000 (03:07 +0100)
committerLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Thu, 12 Jul 2018 02:07:56 +0000 (03:07 +0100)
shakti/m_class/libre_riscv_chennai_2018.tex

index 536afd6e3e170cf394aca8d8a40b268268cd60e4..e218acd5ca1215d8bb6a18dec7f0c61ad594b97b 100644 (file)
   \end{itemize}
    {\it Jacob Bachmeyer's Cache-control proposal turns L1 Cache into
    scratchpad RAM.  RVV is just too heavy (sorry!), Simple-V much
-   more light-weight and flexible.
+   more light-weight and flexible ($O(1)$ ISA proliferation)
    }
 }
 
 \frame{\frametitle{Summary}
 
  \begin{itemize}
-   \item TODO
+   \item Making a commercially-desirable SoC is neither academically
+         nor standard-investor sexy!  No AI. Boring. zzzz
+   \item Luckily there is an anonymous sponsor who needs an SoC that
+            doesn't exist (who knows the commercial benefits of Libre)
+   \item Shakti Group know the benefits (cost, sovereignty) of a Libre
+         Mobile-Class SoC as well (No spying on India citizens!)
+   \item A Libre GPU, even a modest performer (100T/s etc.) 
+            is the biggest technical risk / unknown (besides DDR3/4).\\
+            (fall-back is GC800. Do please help with a Libre GPU!)
+    \item DDR3/4 and eMMC are the main high-risk interfaces\\
+            (there are fall-back strategies in place)
+       \item Ultimately the strategy is all about cost reduction
+             vs risk mitigation,
+             with Libre/Ethical prioritised over "convenience"
   \end{itemize}
 }