Reorganized directory structure
[riscv-isa-sim.git] / riscv / sim.h
1 #ifndef _RISCV_SIM_H
2 #define _RISCV_SIM_H
3
4 #include <vector>
5 #include <string>
6 #include "processor.h"
7
8 const int MEMSIZE = 0x7D000000;
9
10 class sim_t
11 {
12 public:
13 sim_t(int _nprocs, size_t _memsz);
14 ~sim_t();
15 void load_elf(const char* fn);
16 void run(bool debug);
17
18 private:
19 processor_t* procs;
20 int nprocs;
21
22 char* mem;
23 size_t memsz;
24
25 void step_all(size_t n, size_t interleave, bool noisy);
26
27 void interactive_quit(const std::vector<std::string>& args);
28
29 void interactive_run(const std::vector<std::string>& args, bool noisy);
30 void interactive_run_noisy(const std::vector<std::string>& args);
31 void interactive_run_silent(const std::vector<std::string>& args);
32
33 void interactive_run_proc(const std::vector<std::string>& args, bool noisy);
34 void interactive_run_proc_noisy(const std::vector<std::string>& args);
35 void interactive_run_proc_silent(const std::vector<std::string>& args);
36
37 void interactive_reg(const std::vector<std::string>& args);
38 void interactive_mem(const std::vector<std::string>& args);
39 void interactive_until(const std::vector<std::string>& args);
40
41 reg_t get_reg(const std::vector<std::string>& args);
42 reg_t get_mem(const std::vector<std::string>& args);
43 reg_t get_pc(const std::vector<std::string>& args);
44 };
45
46 #endif